基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
利用现场可编程门阵列(FPGA,Field Programmable Gate Array)实现了一种基于深空通信的级联码结构.该级联码包括内码和外码,内码是基于全并行的软判决Viterbi译码器结构,用来纠正随机错误,结合帧同步技术完成解交织,然后进行外码里德-所罗门码(RS codes,Reed-solomon codes)译码,纠正突发错误,实现级联码译码.通过实际硬件测试,在满足系统误码率要求的前提下,使用该级联码译码器能够降低发射功率或减少天线尺寸,对降低系统成本及提高系统性能具有非常重要的作用.
推荐文章
Turbo码高速译码器设计
Turbo码
高速译码器
Log-MAP
流水线
基于FPGA的Turbo码译码器设计与实现
Turbo码
Log-MAP算法
滑动窗
FPGA
卷积码Viterbi译码器的FPGA设计与实现
卷积码
Viterbi算法
FPGA
VB
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于深空通信的级联码译码器实现
来源期刊 通信技术 学科 航空航天
关键词 深空通信 级联译码 RS译码 Viterbi译码 FPGA
年,卷(期) 2011,(11) 所属期刊栏目 传输
研究方向 页码范围 32-34
页数 分类号 V19
字数 1642字 语种 中文
DOI 10.3969/j.issn.1002-0802.2011.11.012
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王笃文 2 1 1.0 1.0
2 王忠华 4 8 2.0 2.0
3 吴兵 5 6 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (7)
共引文献  (23)
参考文献  (4)
节点文献
引证文献  (1)
同被引文献  (3)
二级引证文献  (1)
1993(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(2)
  • 参考文献(1)
  • 二级参考文献(1)
2006(3)
  • 参考文献(0)
  • 二级参考文献(3)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
深空通信
级联译码
RS译码
Viterbi译码
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
通信技术
月刊
1002-0802
51-1167/TN
大16开
四川省成都高新区永丰立交桥(南)创业路8号
62-153
1967
chi
出版文献量(篇)
10805
总下载数(次)
35
论文1v1指导