作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
随着市场智能手机平台和平板电脑对芯片性能和上市时间要求的不断提升,后端工程师面临的设计压力会越来越大。传统的数字实现流程在满足当今SoC设计的功耗、频率与面积要求方面正在达到极限。那如何在很短的时间内迅速实现芯片功耗、频率与面积的提升变的尤为重要。本文基于SMIC40nm低功耗工艺的ARM CorrexA9物理设计的实际情况,详细阐述了如何使用cadence最新的时钟同步优化技术,又称为CCopt技术来实现统一的时钟树综合和物理优化。根据实现的结果来看,CCopt引擎很好的实现了目标。实现8%的设计频率提升,并实现了时钟树功率与面积降低。Cadence最新的CCopt引擎对实现复杂芯片物理设计、缩短设计周期、提升芯片性能带来了很大的优势。
推荐文章
基于SMIC-28nm低功耗高精度带隙基准的研究
带隙基准
低功耗
低温漂
启动电路
基于门控时钟的低功耗MCU的设计与实现
门控时钟
诱导噪声
阶越功耗
动态功耗
基于28 nm工艺的CCOpt技术高效时钟树设计
数字芯片
CCOpt
有用偏差
时钟树综合
时序约束
功耗
Cortex-M0+内核Kinetis L系列的低功耗机制初探
Cortex-M0+内核
功耗模型
硬件功耗因子
软件功耗因子
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于CCopt引擎的SMIC 40nm低功耗工艺Cortex A9的时钟树实现
来源期刊 中国集成电路 学科 工学
关键词 CCopt Cottcx A9 时钟树综合 频率
年,卷(期) 2012,(9) 所属期刊栏目 设计
研究方向 页码范围 55-58,64
页数 5页 分类号 TN492
字数 215字 语种 中文
DOI 10.3969/j.issn.1681-5289.2012.09.056
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王建中 1 6 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (6)
同被引文献  (0)
二级引证文献  (0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2014(2)
  • 引证文献(2)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(2)
  • 引证文献(2)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
CCopt
Cottcx
A9
时钟树综合
频率
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
中国集成电路
月刊
1681-5289
11-5209/TN
大16开
北京朝阳区将台西路18号5号楼816室
1994
chi
出版文献量(篇)
4772
总下载数(次)
6
总被引数(次)
7210
论文1v1指导