基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
芯片后端设计采用Synopsys公司Astro工具进行自动布局布线,芯片物理验证使用Mentor Graphics公司Calibre进行版图的DRC/LVS等检查,最后使用Star-RCXT进行寄生参数提取并将抽取的网表用于门级与晶体管级的混合后仿真验证。采用SMIC0.13岬1P8MCMOS工艺,在2.5mm×2.8mm芯片尺寸内完成了一款专用的、工作频率为100MHz的芯片的后端设计,流片后经过测试应用验证,芯片的功能及性能完全满足用户要求。
推荐文章
一种基于厚膜工艺的电路版图设计
电路版图设计
电路分割设计
厚膜混合集成电路
厚膜工艺
基于层次法实现EOS芯片的后端设计
后端设计
IC设计
层次法
EOS
一种基于40 nm CMOS工艺的电流舵DAC IP核设计
数模转换器
分段式电流舵
IP核
SoC芯片版图的设计与验证
SoC
MCU
版图设计
版图验证
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种130nm工艺芯片的后端版图设计
来源期刊 集成电路通讯 学科 工学
关键词 布局规划 电源网络规划 时钟树设计 物理设计
年,卷(期) jcdltx_2014,(4) 所属期刊栏目
研究方向 页码范围 17-21
页数 5页 分类号 TN929.11
字数 语种
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘成玉 北方通用电子集团有限公司微电子部 5 2 1.0 1.0
2 姚芳 北方通用电子集团有限公司微电子部 3 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2014(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
布局规划
电源网络规划
时钟树设计
物理设计
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
集成电路通讯
季刊
大16开
安徽省蚌埠市06信箱
1983
chi
出版文献量(篇)
868
总下载数(次)
16
论文1v1指导