基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
CMOS devices play a major role in most of the digital design, since CMOS devices have larger density and consume less power. The integrated circuit performance mostly depends on the basic devices and its scaling methods, but in conventional CMOS devices in ultra deep submicron technology, leakage power becomes the major portion apart of dynamic power. The demerits of the conventional CMOS is less speed and, more leakage, for any digital design PDP is the figure of merit which can be used to determine energy consumed per switching event, hence we designed a NOVEL NMOS and PMOS which has superior performance than conventional PMOS and NMOS, the design and performance checked at 90 nm, 180 nm and 45 nm technology and calculate the performance values.
推荐文章
6H-SiC NMOS与PMOS温度特性分析
碳化硅
补偿电流源
冻析效应
普尔-弗兰克效应
体漏电流
集成PMOS管变容特性分析与仿真建模
PMOS管
准静态曲线
特性曲线
高频特性模型
变容模型
内嵌PMOS的高维持电压LVTSCR设计
LVTSCR
静电放电
闩锁效应
维持电压
EP-LVTSCR
分流
0.6 um工艺NMOS ESD保护电路版图优化
ESD
版图优化
DCGS
SCGS
GGNMOS
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 Design of Ultra-Low Power PMOS and NMOS for Nano Scale VLSI Circuits
来源期刊 电路与系统(英文) 学科 医学
关键词 POWER DELAY Product AVERAGE POWER Static POWER DELAY Dynamic THRESHOLD CMOS
年,卷(期) 2015,(3) 所属期刊栏目
研究方向 页码范围 60-69
页数 10页 分类号 R73
字数 语种
DOI
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
POWER
DELAY
Product
AVERAGE
POWER
Static
POWER
DELAY
Dynamic
THRESHOLD
CMOS
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电路与系统(英文)
月刊
2153-1285
武汉市江夏区汤逊湖北路38号光谷总部空间
出版文献量(篇)
286
总下载数(次)
0
论文1v1指导