基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
随着电子产品的普及,分离栅式快闪存储器作为闪存的一种,因其具有高效的编程速度以及能够完全避免过擦除的能力,无论是在单体还是嵌入式产品方面都得到了人们更多的关注。但由于快闪存储器产品规则的阵列排列方式,高速的编程能力也带来了容易出现编程干扰的问题,成为了制约其实际应用的关键因素。从工艺优化方面探讨在编程过程中,如何有效提高分离栅式快闪存储器的抗编程干扰性能。通过实验发现通过整合改进工艺流程中调节字线阈值电压的离子注入方式的方法,可以显著改进分离栅式工艺快闪存储器的抗编程干扰性能。
推荐文章
分离栅式快闪存储器擦除性能的工艺优化
分离栅式快闪存储器
擦除性能
浮栅
擦除栅
突出角
RS码和双总线结构的高性能闪存图像存储器
RS码
双总线结构
纠错匹配
NAND闪存
数据交织
双层量子点阵列浮栅结构纳米存储器
锗/硅
量子点阵列
纳米存储器
C-V测量
NAND型闪存大容量图像存储器无效块管理
NAND型闪存无效块
图像存储
内容可寻址存储器
分类匹配
数据备份
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 分离栅式快闪存储器抗编程干扰性能的工艺优化
来源期刊 电子与封装 学科 工学
关键词 分离栅式快闪存储器 抗编程干扰 行干扰 列干扰 对角线干扰
年,卷(期) 2015,(7) 所属期刊栏目
研究方向 页码范围 33-36
页数 4页 分类号 TN305
字数 1760字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 周儒领 2 3 1.0 1.0
2 张庆勇 2 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
分离栅式快闪存储器
抗编程干扰
行干扰
列干扰
对角线干扰
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子与封装
月刊
1681-1070
32-1709/TN
大16开
江苏无锡市惠河路5号(208信箱)
2002
chi
出版文献量(篇)
3006
总下载数(次)
24
总被引数(次)
9543
论文1v1指导