原文服务方: 微电子学与计算机       
摘要:
设计并实现了一种适用于SBAS和Galileo卫星导航系统的(2,1,7)卷积码的Viterbi译码器.由于卫星导航系统中的数据率不高,采用串行结构实现 Viterbi译码器,并且多通道复用同一译码器,以节省电路面积.此外,采用改进的加比选单元并通过寄存器交换法对幸存路径进行管理,以进一步优化电路结构.为了减少RA M 的使用,利用同址更新技术将路径度量累加值和幸存路径存储至RAM .译码电路通过FPGA验证,采用SMIC65 nm工艺库进行综合,该译码器逻辑电路的面积为4738μm2.
推荐文章
高性能维特比在卫星导航接收机中FPGA实现
Viterbi译码器
GPS/GALILEO接收机
卷积码
FPGA
高性能维特比在卫星导航接收机中FPGA实现
Viterbi译码器
GPS/GALILEO接收机
卷积码
FPGA
全并行Viterbi译码器设计
数字通信
维特比算法
现场可编程门阵列
Viterbi译码器的FPGA实现
IEEE802.11a
FPGA
Viterbi译码器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 适用于 SBAS和 Galileo 卫星导航接收机的 Viterbi 译码器实现
来源期刊 微电子学与计算机 学科
关键词 SBAS Galileo Viterbi 电路设计
年,卷(期) 2015,(1) 所属期刊栏目
研究方向 页码范围 60-63,67
页数 5页 分类号 TN492
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李健 中国科学院微电子研究所 92 1070 17.0 31.0
2 陈杰 中国科学院微电子研究所 247 3126 30.0 49.0
3 巴晓辉 中国科学院微电子研究所 23 165 7.0 12.0
4 张洪伦 中国科学院微电子研究所 6 25 3.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (8)
共引文献  (11)
参考文献  (7)
节点文献
引证文献  (1)
同被引文献  (17)
二级引证文献  (0)
1967(1)
  • 参考文献(0)
  • 二级参考文献(1)
1971(1)
  • 参考文献(1)
  • 二级参考文献(0)
1981(1)
  • 参考文献(1)
  • 二级参考文献(0)
1982(1)
  • 参考文献(1)
  • 二级参考文献(0)
1989(2)
  • 参考文献(1)
  • 二级参考文献(1)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1993(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(3)
  • 参考文献(1)
  • 二级参考文献(2)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
SBAS
Galileo
Viterbi
电路设计
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导