基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出了一种基于新的锁相环与FPGA制作频谱仪的方法。采用扫频外差法,以单片机STM32F103VET6为控制核心,结合高速可编程逻辑器件FPGA,采用锁相环技术产生本振信号,本振信号和输入信号混频滤波输出中频信号,采用了一次下混频、滤波,经过高速AD采样之后由FPGA实现FFT算法输出频谱,最后由单片机液晶屏显示出频谱。
推荐文章
基于LabVIEW FPGA的三相锁相环设计与实现
LabVIEW FPGA
三相锁相环
dq变换
人机交互
基于FPGA的低抖动时钟锁相环设计方法
锁相环
数字时钟管理器
FPGA
可移植性
基于FPGA的全数字延时锁相环的设计
全数字延时锁相环
锁相精度
时钟延时
QuartusⅡ
现场可编程门阵列
电路仿真
基于FPGA的积分型数字锁相环的设计与实现
积分型数字鉴相器
数字锁相环
时钟提取
现场可编程逻辑门阵列
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于锁相环与FPGA的频谱仪的设计与制作
来源期刊 中国新通信 学科
关键词 扫频外差式频谱仪 锁相环 FPGA 单片机控制显示
年,卷(期) 2016,(12) 所属期刊栏目 互联网+技术 Internet Technology
研究方向 页码范围 52-52
页数 1页 分类号
字数 503字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张凯 郑州大学信息工程学院 58 175 7.0 11.0
2 张学梁 郑州大学信息工程学院 6 2 1.0 1.0
3 王诏君 郑州大学信息工程学院 5 2 1.0 1.0
4 刘雨晴 郑州大学信息工程学院 2 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (1)
同被引文献  (8)
二级引证文献  (0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
扫频外差式频谱仪
锁相环
FPGA
单片机控制显示
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
中国新通信
半月刊
1673-4866
11-5402/TN
大16开
北京市朝阳去北土城西路16号友城大厦231室
2-76
1999
chi
出版文献量(篇)
35628
总下载数(次)
119
总被引数(次)
47466
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导