基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出了一种采用pipeline-△∑时间-数字转换器的全数字锁相环.提出的pipeline-△∑时间-数字转换器采用脉冲链结构的时间放大器实现了两级时间量化以及1.6 ps的高分辨率.其中,MASH 1-1-1结构的△∑调制器实现了三阶噪声整形的效果.该全数字锁相环电路采用0.13μmCMOS工艺进行了流片,测试结果显示:芯片总功耗为12 mW,带内和带外相位噪声分别为-91 dBc/Hz@10 kHz和-128 dBc/Hz@1 MHz,RMS抖动和峰峰抖动值分别为2.9 ps和21.5 ps.
推荐文章
一种FPGA实现的全数字锁相环
锁相环
全数字
FPGA
逻辑仿真
一种新型的时间域全数字锁相环Z域模型
全数字锁相环
带宽
相位裕度
Z域模型
一种结合高精度TDC的快速全数字锁相环
全数字锁相环
时间数字转换器
相调电路
可编程逻辑门阵列
一种新型宽频域全数字锁相环的研究与设计
全数字锁相环
时间数字转换电路
双边沿触发数字环路滤波器
系统仿真
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种采用pipeline-△∑时间-数字转换器的全数字锁相环
来源期刊 南京邮电大学学报(自然科学版) 学科 工学
关键词 △∑时间-数字转换器 流水线型时间-数字转换器 噪声整形 全数字锁相环
年,卷(期) 2017,(6) 所属期刊栏目 通信与电子
研究方向 页码范围 44-49
页数 6页 分类号 TN492
字数 1821字 语种 中文
DOI 10.14132/j.cnki.1673-5439.2017.06.007
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 郭宇锋 南京邮电大学电子与光学工程学院 59 281 8.0 14.0
2 王子轩 南京邮电大学电子与光学工程学院 9 11 2.0 2.0
6 张聪 南京邮电大学电子与光学工程学院 4 3 1.0 1.0
7 耿鑫 南京邮电大学电子与光学工程学院 1 0 0.0 0.0
8 丁浩 南京邮电大学电子与光学工程学院 2 0 0.0 0.0
9 徐浩 南京邮电大学电子与光学工程学院 4 6 2.0 2.0
10 王嵘 2 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (8)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2008(2)
  • 参考文献(2)
  • 二级参考文献(0)
2009(2)
  • 参考文献(2)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(2)
  • 参考文献(2)
  • 二级参考文献(0)
2017(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
△∑时间-数字转换器
流水线型时间-数字转换器
噪声整形
全数字锁相环
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
南京邮电大学学报(自然科学版)
双月刊
1673-5439
32-1772/TN
大16开
南京市亚芳新城区文苑路9号
1960
chi
出版文献量(篇)
2234
总下载数(次)
13
总被引数(次)
14649
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导