作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
Turbo乘积码(TPC)作为一种高码率编码在带限通信系统中有着广泛的应用,但是大多数TPC译码器存在结构复杂、资源消耗高、处理时延大的问题.为此,提出了一种交错并行流水线处理结构的译码器,并通过译码过程中测试序列的合理排序以及使用相关运算代替最小欧式距离计算等算法优化设计,简化了译码器的实现复杂度,现场可编程门阵列(FPGA)资源消耗相比传统设计降低了35%,提高了译码速度.在Xilinx公司的FPGA芯片XC5VSX95T上完成了译码器的硬件实现,达到80 Mbit/s的译码速度,通过增加子译码器个数还可进一步提升译码吞吐率.
推荐文章
基于VHDL的TPC译码器设计
TPC码
软判决译码
透代译码
VHDL
FPGA
三维TPC译码器的设计及FPGA实现
三维TPC
Chase算法
软输入软输出
FPGA实现
一种高速Viterbi译码器的优化设计及Verilog实现
维特比(vitebi)译码器
分支度量
加比选单元
幸存路径存储器
寄存器交换法
一种高速 LD PC码译码器的设计及实现
低密度奇偶校验码
最小和译码算法
部分并行
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种交错并行高速TPC译码器的设计
来源期刊 电讯技术 学科 工学
关键词 Turbo乘积码(TPC) 交错并行结构 测试序列 相关运算
年,卷(期) 2017,(7) 所属期刊栏目 电子与信息工程
研究方向 页码范围 830-833
页数 4页 分类号 TN919.3
字数 2701字 语种 中文
DOI 10.3969/j.issn.1001-893x.2017.07.017
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 熊玉平 4 7 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (2)
参考文献  (6)
节点文献
引证文献  (1)
同被引文献  (6)
二级引证文献  (1)
1972(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(2)
  • 参考文献(1)
  • 二级参考文献(1)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2012(2)
  • 参考文献(0)
  • 二级参考文献(2)
2014(2)
  • 参考文献(2)
  • 二级参考文献(0)
2015(2)
  • 参考文献(2)
  • 二级参考文献(0)
2017(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
Turbo乘积码(TPC)
交错并行结构
测试序列
相关运算
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电讯技术
月刊
1001-893X
51-1267/TN
大16开
成都市营康西路85号
62-39
1958
chi
出版文献量(篇)
5911
总下载数(次)
21
总被引数(次)
28744
论文1v1指导