基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
随着集成电路的发展,片上系统芯片(SoC)技术广泛应用于多种领域中,越来越多的射频、模拟、存储器模块集成到一块芯片中.SoC芯片后端设计面临尺寸特征小,芯片规模大,物理设计复杂程度高等问题.良好的芯片版图设计是集成电路实现和成功的基础之一.介绍了基于台积电0.18μmULL低功耗工艺设计的射频SoC电路结构,在此基础上,详细说明了后端版图设计流程与布局规划,重点介绍了时钟模块设计,多时钟电路及复杂时序关系设计的后端布局处理,供电设计以及布线优化方法和技巧,对各类相关芯片的后端设计具有良好的借鉴意义.
推荐文章
一款深亚微米ASIC芯片的后端设计
布局
布线
时钟树
串扰
时序分析
时序优化
一款通讯专用SOC设计的验证
片上系统
验证
仿真
软件/硬件联合仿真
基于层次法实现EOS芯片的后端设计
后端设计
IC设计
层次法
EOS
一款低功耗SoC芯片的时钟管理策略
协同设计
时钟网络
功耗
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一款深亚微米射频SoC芯片的后端设计与实现
来源期刊 微处理机 学科 工学
关键词 片上系统芯片 后端布局 多时钟设计 时钟生成 后端流程 供电设计
年,卷(期) 2017,(6) 所属期刊栏目 大规模集成电路设计、制造与应用
研究方向 页码范围 1-6
页数 6页 分类号 TP277
字数 2559字 语种 中文
DOI 10.3969/j.issn.1002-2279.2017.06.001
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张超 中国科学院沈阳自动化研究所网络化控制系统重点实验室 136 1671 22.0 38.0
2 张志鹏 中国科学院沈阳自动化研究所网络化控制系统重点实验室 5 17 2.0 4.0
3 刘铁锋 中国科学院沈阳自动化研究所网络化控制系统重点实验室 2 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (0)
参考文献  (6)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1990(1)
  • 参考文献(1)
  • 二级参考文献(0)
1992(1)
  • 参考文献(1)
  • 二级参考文献(0)
1993(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(2)
  • 参考文献(1)
  • 二级参考文献(1)
2012(2)
  • 参考文献(2)
  • 二级参考文献(0)
2017(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
片上系统芯片
后端布局
多时钟设计
时钟生成
后端流程
供电设计
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微处理机
双月刊
1002-2279
21-1216/TP
大16开
沈阳市皇姑区陵园街20号
1979
chi
出版文献量(篇)
3415
总下载数(次)
7
论文1v1指导