基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
极化码被认为是最近几年编码理论的重大突破之一,其在离散无记忆信道下能达到香农极限,且编译码具有较低的复杂度.SCL译码算法是SC的改进算法,其填补了SC类算法与ML算法的间隙.基于此种译码算法,设计码长N=1024,列表宽度L=32极化码译码器,选用Altera公司的Stratix V系列的5SGXEA7N2F45C1芯片,实现结果表明,其工作频率在300MHz下,能达到约6.5Mpbs的吞吐率.
推荐文章
串行SCL极化码译码器
极化码SCL译码器
串行
资源消耗低
FPGA实现
Turbo码高速译码器设计
Turbo码
高速译码器
Log-MAP
流水线
基于FPGA的Turbo码译码器设计与实现
Turbo码
Log-MAP算法
滑动窗
FPGA
卷积码Viterbi译码器的FPGA设计与实现
卷积码
Viterbi算法
FPGA
VB
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 极化码SCL译码器设计
来源期刊 计算机与数字工程 学科 工学
关键词 极化码 SCL译码算法 译码器 FPGA实现
年,卷(期) 2018,(2) 所属期刊栏目 工程实践
研究方向 页码范围 402-406
页数 5页 分类号 TN911
字数 2852字 语种 中文
DOI 10.3969/j.issn.1672-9722.2018.02.038
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 仰枫帆 南京航空航天大学电子信息工程学院 47 108 6.0 7.0
2 丁冉 南京航空航天大学电子信息工程学院 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (4)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(2)
  • 参考文献(2)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
极化码
SCL译码算法
译码器
FPGA实现
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机与数字工程
月刊
1672-9722
42-1372/TP
大16开
武汉市东湖新技术开发区凤凰产业园藏龙北路1号
1973
chi
出版文献量(篇)
9945
总下载数(次)
28
总被引数(次)
47579
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导