基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对LTE上行链路离散傅里叶变换(DFT)预编码的多模式需求,提出了一种基于ASIC的DFT硬件电路实现方案.采用基于WFTA算法的基4/2/5/3蝶形运算单元实现35种长度的DFT运算,采用二维缓存结构实现蝶形单元流水处理.在200 MHz时钟频率、SMIC 40 nm工艺条件下,硬件电路面积为0.87 mm2,功耗为12.5 mW.仿真与综合结果表明,文中设计的DFT硬件加速器具有运算速度快、存储资源占用少的优点,适合于LTE工程应用.
推荐文章
一种KNN算法的可重构硬件加速器设计
K近邻算法
现场可编程门阵列
可重构硬件
并行计算
变维度FFT硬件加速器结构设计及FPGA实现
FFT硬件加速器
FFT处理器
地址调整模块
FPGA
GDI函数硬件加速器设计与实现
2D图像
GDI
图像缩放
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 LTE上行DFT硬件加速器的设计
来源期刊 电子科技 学科 工学
关键词 LTE上行链路 DFT WFTA算法 ASIC 蝶形单元 流水处理
年,卷(期) 2018,(4) 所属期刊栏目
研究方向 页码范围 52-54,59
页数 4页 分类号 TN47
字数 1709字 语种 中文
DOI 10.16180/j.cnki.issn1007-7820.2018.04.014
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 秦水介 16 57 5.0 6.0
2 孙远昕 贵州大学大数据与信息工程学院 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (33)
共引文献  (13)
参考文献  (14)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1986(1)
  • 参考文献(0)
  • 二级参考文献(1)
1990(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(5)
  • 参考文献(2)
  • 二级参考文献(3)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(4)
  • 参考文献(0)
  • 二级参考文献(4)
2007(2)
  • 参考文献(0)
  • 二级参考文献(2)
2008(4)
  • 参考文献(1)
  • 二级参考文献(3)
2009(3)
  • 参考文献(0)
  • 二级参考文献(3)
2010(4)
  • 参考文献(0)
  • 二级参考文献(4)
2011(1)
  • 参考文献(0)
  • 二级参考文献(1)
2012(6)
  • 参考文献(3)
  • 二级参考文献(3)
2013(4)
  • 参考文献(2)
  • 二级参考文献(2)
2014(6)
  • 参考文献(4)
  • 二级参考文献(2)
2015(2)
  • 参考文献(1)
  • 二级参考文献(1)
2016(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
LTE上行链路
DFT
WFTA算法
ASIC
蝶形单元
流水处理
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子科技
月刊
1007-7820
61-1291/TN
大16开
西安电子科技大学
1987
chi
出版文献量(篇)
9344
总下载数(次)
32
总被引数(次)
31437
论文1v1指导