基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出了一个新的用于10/100 Base-T以太网中面积和功耗优化的时钟恢复电路.它采用双环路的结构,加快了锁相环路的捕获和跟踪速度;采用复用的方式,通过选择信号控制电路可分别在10Mbps或100Mbps模式下独立工作且能方便地实现模式间的互换,与采用两个独立的CDR电路相比节省了一半的面积;同时,电路中采用一般的延迟单元来取代DLL,并能保证环路性能不随工艺温度等条件引起的延迟单元、延迟时间的变化而变化,从而节省了功耗.Hspice模拟结果显示,在Vdd=2.5V时,100Mbps模式下电路的功耗约为75mW,稳态相差为0.3ns;10Mbps模式时电路功耗为58mW,稳态相差为0.9ns.
推荐文章
一种用于以太网传送E1信号的时钟恢复电路的设计与实现
E1抖动锁相环
现场可编程门阵列
基于以太网的实时业务
时钟恢复电路
高速CMOS时钟数据恢复电路的设计与仿真
时钟数据恢复
双环半速率结构
相位插值
数字滤波器
CMOS2.5 Gb/s时钟恢复电路设计
光纤通信
同步数字体系
时钟恢复电路
CMOS
预处理
锁相环
一种应用于隔离通讯芯片的全数字时钟数据恢复电路
时钟数据恢复
隔离通讯
抖动抑制算法
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一个面积和功耗优化且适用于10/100 Base-T以太网的CMOS时钟恢复电路
来源期刊 半导体学报 学科 工学
关键词 10/100 Base-T DLL 时钟恢复电路
年,卷(期) 2003,(6) 所属期刊栏目 研究论文
研究方向 页码范围 643-648
页数 6页 分类号 TN492
字数 3027字 语种 中文
DOI 10.3321/j.issn:0253-4177.2003.06.016
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 叶凡 复旦大学专用集成电路与系统国家重点实验室 53 115 6.0 7.0
2 王彦 复旦大学专用集成电路与系统国家重点实验室 17 93 5.0 9.0
3 李联 复旦大学专用集成电路与系统国家重点实验室 12 106 5.0 10.0
4 郑增钰 复旦大学专用集成电路与系统国家重点实验室 19 154 6.0 12.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (4)
节点文献
引证文献  (8)
同被引文献  (1)
二级引证文献  (17)
1996(2)
  • 参考文献(2)
  • 二级参考文献(0)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2003(1)
  • 引证文献(1)
  • 二级引证文献(0)
2005(3)
  • 引证文献(2)
  • 二级引证文献(1)
2006(3)
  • 引证文献(1)
  • 二级引证文献(2)
2007(6)
  • 引证文献(2)
  • 二级引证文献(4)
2008(3)
  • 引证文献(2)
  • 二级引证文献(1)
2009(5)
  • 引证文献(0)
  • 二级引证文献(5)
2010(1)
  • 引证文献(0)
  • 二级引证文献(1)
2011(1)
  • 引证文献(0)
  • 二级引证文献(1)
2012(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
10/100 Base-T
DLL
时钟恢复电路
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
半导体学报(英文版)
月刊
1674-4926
11-5781/TN
大16开
北京912信箱
2-184
1980
eng
出版文献量(篇)
6983
总下载数(次)
8
总被引数(次)
35317
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导