基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
短波信道中存在突发随机错误,为提高短波通信的可靠性,设计了一种基于 FPGA 的Golay码编译码器,用于纠正这种随机错误.编码器中编码工作由Golay码生成矩阵完成;译码器应用了一种基于Golay码奇偶校验矩阵的结构性质的快速译码算法完成译码和纠错.为充分利用 Spartan-II 芯片的硬件资源,编译码器采用了流水线方式与并行方式,并提高了系统时钟频率.该设计既有专用 ASIC 电路的快速性,又有 DSP 器件的灵活性.波形仿真结果表明了该Golay编译码器设计的正确性.
推荐文章
高吞吐率 LD PC码编译码器的 FPGA实现
QC-LDPC
高吞吐率
FPGA
并行结构
最小和
基于FPGA的卷积码Viterbi译码器性能研究
卷积码
Viterbi译码
VHDL
幸存路径
基于VHDL的线性分组码编译码器设计
信道编码
线性分组码
Max+Plus Ⅱ
VHDL
Reed-Solomon编译码器的设计与FPGA实现
Reed-Solomon编译码
ME算法
FPGA
verilog语言
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的Golay码编译码器
来源期刊 桂林电子工业学院学报 学科 工学
关键词 现场可编程门阵列 Golay 码编译码器 仿真 实现
年,卷(期) 2004,(2) 所属期刊栏目 技术报告
研究方向 页码范围 64-67
页数 4页 分类号 TP331.1
字数 2572字 语种 中文
DOI 10.3969/j.issn.1673-808X.2004.02.016
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李思敏 桂林电子工业学院通信与信息工程系 106 613 13.0 16.0
2 姜兴 桂林电子工业学院通信与信息工程系 85 365 10.0 12.0
3 王小东 桂林电子工业学院通信与信息工程系 2 4 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (2)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
现场可编程门阵列
Golay 码编译码器
仿真
实现
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
桂林电子科技大学学报
双月刊
1673-808X
45-1351/TN
大16开
广西桂林市金鸡路1号
1981
chi
出版文献量(篇)
2598
总下载数(次)
1
总被引数(次)
11679
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导