基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在比较各种树型结构的基础上,提出了一种适合于16×16阵列乘法器的混合压缩比结构.并且采用改进布斯编码算法和符号补偿技术,用VHDL语言设计出了一个16×16有/无符号数乘法器.仿真结果表明,该乘法器综合性能优于采用IA和Wallace结构的乘法器,可用作数字系统中的乘法单元模块.所提出的混合压缩比结构还可以作为10-2压缩器应用于更高位数乘法器的设计之中,具有较高的实用价值.
推荐文章
采用Booth算法的16×16并行乘法器设计
乘法器
Booth算法
Wallace树
超前进位加法器
Radix-16 Booth流水线乘法器的设计
乘法器
Booth算法
流水线
压缩阵列
基于FPGA的16位乘法器设计与实现
16位乘法器
Verilog HDL
Modelsim
仿真
基于FPGA的16位乘法器芯片的设计
FPGA
流水线
迭代算法
乘法器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 混合压缩比结构16×16阵列乘法器设计
来源期刊 电子技术应用 学科 工学
关键词 混合压缩比结构 阵列乘法器 树型结构 改进布斯算法 符号补偿
年,卷(期) 2005,(12) 所属期刊栏目 集成电路应用
研究方向 页码范围 70-73
页数 4页 分类号 TP3
字数 2094字 语种 中文
DOI 10.3969/j.issn.0258-7998.2005.12.024
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 董健 天津大学电子信息工程学院 5 37 3.0 5.0
2 李锵 天津大学电子信息工程学院 74 624 12.0 22.0
3 滕建辅 天津大学电子信息工程学院 69 640 11.0 23.0
4 张雅绮 天津大学电子信息工程学院 23 87 5.0 8.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (12)
参考文献  (6)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
1951(1)
  • 参考文献(1)
  • 二级参考文献(0)
1964(1)
  • 参考文献(1)
  • 二级参考文献(0)
1993(1)
  • 参考文献(1)
  • 二级参考文献(0)
1994(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
混合压缩比结构
阵列乘法器
树型结构
改进布斯算法
符号补偿
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子技术应用
月刊
0258-7998
11-2305/TN
大16开
北京海淀区清华东路25号
2-889
1975
chi
出版文献量(篇)
11134
总下载数(次)
28
总被引数(次)
66888
论文1v1指导