基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对16位乘法器运算速度慢、硬件逻辑资源消耗大的问题,采用华莱士树压缩结构,通过对二阶布思算法、4-2压缩器和保留进位加法器的优化组合使用及对符号数采用合理的添、补、删策略,实现16位符号数快速乘法器的优化设计.该乘法器采用SMIC 0.18 μm工艺标准数字单元库,使用Synopsys Design Compiler综合实现,在1.8 V, 25℃条件下,芯片最大路径延时为3.16 ns,内核面积为 50 452.75 μm2,功耗为5.17 mW.
推荐文章
基于新型压缩器的乘法器设计
Booth算法
压缩器
压缩算法
基于跳跃式Wallace树的低功耗32位乘法器
Booth算法
跳跃式Wallace树
乘法器
LING加法器
基于改进的 Booth 编码和 Wallace 树的乘法器优化设计
乘法器
Booth 编码
部分积阵列
Wallace 树
基于部分积优化的高速并行乘法器实现
数字信号处理
乘法器电路
编码
低功耗
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 改进部分积压缩结构的快速乘法器
来源期刊 计算机工程 学科 工学
关键词 布思算法 4-2压缩器 保留进位加法器 跳跃进位加法器 华莱士树型结构
年,卷(期) 2010,(9) 所属期刊栏目 工程应用技术与实现
研究方向 页码范围 252-254
页数 分类号 TN911.72
字数 3281字 语种 中文
DOI 10.3969/j.issn.1000-3428.2010.09.089
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 乔庐峰 解放军理工大学通信工程学院 22 45 3.0 6.0
2 董时华 解放军理工大学通信工程学院 1 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (7)
共引文献  (11)
参考文献  (3)
节点文献
引证文献  (2)
同被引文献  (3)
二级引证文献  (4)
1951(1)
  • 参考文献(0)
  • 二级参考文献(1)
1964(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(2)
  • 参考文献(2)
  • 二级参考文献(0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(2)
  • 引证文献(2)
  • 二级引证文献(0)
2013(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
布思算法
4-2压缩器
保留进位加法器
跳跃进位加法器
华莱士树型结构
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
总被引数(次)
317027
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导