基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出了一种有符号乘法器电路的编程语言,其核心思想是采用指令表示乘法器的编码器、加法器树、快速加法器等三个部分,然后经由指令描述互联关系形成乘法器.通过Lex/Yacc构成编译器,解析程序得到乘法器的Verilog代码.采用该设计语言生成的七种典型结构的32位有符号单周期乘法器,在200MHz工作频率设定下,使用GRACE 0.18μm 1P6M工艺,进行逻辑综合、布局布线、静态时序和功耗分析.实验结果表明,这七种乘法器速度都优于Synopsys Design Ware产生的乘法器,其中由改进型Booth Radix4编码、冗余二进制加法器树和跳跃进位加法器构成的乘法器综合性能超出Synopsys Design Ware产生的乘法器达35%,因此该设计语言可应用于高性能乘法器电路快速设计应用中.
推荐文章
定点符号高速乘法器的设计与FPGA实现
乘法器
FPGA
修正布斯算法
华莱士树
42压缩器
一种用于SOC中快速乘法器的设计
乘法器
SOC
Booth算法
华莱士树
DSP专用高速乘法器的设计
乘法器
Booth编码算法
Wallace树形结构
快速超前进位加法器
20×18位符号定点乘法器的FPGA实现
定点乘法器
VerilogHDL
Booth算法
4-2压缩
波形仿真
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 快速设计高性能有符号乘法器电路的编程语言研究
来源期刊 电子学报 学科 工学
关键词 乘法器 编程语言 编码 加法器树 快速加法器
年,卷(期) 2013,(11) 所属期刊栏目 学术论文
研究方向 页码范围 2256-2261
页数 6页 分类号 TP342.22
字数 3120字 语种 中文
DOI 10.3969/j.issn.0372-2112.2013.11.023
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 郝跃 西安电子科技大学宽禁带半导体材料与器件教育部重点实验室 312 1866 17.0 25.0
2 穆荣 西安科技大学网络中心 25 132 5.0 11.0
3 焦继业 西安电子科技大学宽禁带半导体材料与器件教育部重点实验室 4 19 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (3)
同被引文献  (1)
二级引证文献  (4)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(3)
  • 引证文献(1)
  • 二级引证文献(2)
2019(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
乘法器
编程语言
编码
加法器树
快速加法器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子学报
月刊
0372-2112
11-2087/TN
大16开
北京165信箱
2-891
1962
chi
出版文献量(篇)
11181
总下载数(次)
11
总被引数(次)
206555
相关基金
陕西省自然科学基金
英文译名:Natural Science Basic Research Plan in Shaanxi Province of China
官方网址:
项目类型:
学科类型:
论文1v1指导