基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
文章简要地介绍了乘法器的工作原理,分析了组合逻辑电路设计方法的缺点,将流水线结构引入到设计中,采用时序逻辑电路的设计理念,利用迭代算法,在FPGA上实现了16bit的乘法器设计,在工程上得到了很好的应用.
推荐文章
基于FPGA的16位乘法器设计与实现
16位乘法器
Verilog HDL
Modelsim
仿真
基于FPGA的数字乘法器性能比较
数字乘法器
FPGA
Booth方法、移位相加法
基于FPGA的WALLACE TREE乘法器设计
乘法器
WALLACE
FPGA
6:4压缩器
基于FPGA的32位并行乘法器的设计与实现
乘法器
现场可编程逻辑门阵列
硬件描述语言
Booth算法
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的16位乘法器芯片的设计
来源期刊 四川理工学院学报(自然科学版) 学科 工学
关键词 FPGA 流水线 迭代算法 乘法器
年,卷(期) 2006,(5) 所属期刊栏目
研究方向 页码范围 70-72
页数 3页 分类号 TP302.2
字数 1334字 语种 中文
DOI 10.3969/j.issn.1673-1549.2006.05.020
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王荣海 2 2 1.0 1.0
2 赵丽梅 2 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (2)
同被引文献  (2)
二级引证文献  (5)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
FPGA
流水线
迭代算法
乘法器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
四川理工学院学报(自然科学版)
双月刊
1673-1549
51-1687/N
四川省自贡市汇兴路学苑街180号
chi
出版文献量(篇)
2774
总下载数(次)
3
总被引数(次)
12372
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导