基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出了一种数字锁相环(DPLL),它的相频检测器采用全新的设计方法和自校准技术,具有工作频率范围宽,抖动低,快速锁定的优点.锁相环在1.8V外加电源电压时,工作在60~600MHz的频率范围内.采用分数分频技术,加速锁定过程并具有较小的输出频率间隔,利用∑-Δ调制改善相位噪声性能.设计在SMIC 0.18μm,1.8V,1P6M标准CMOS工艺上实现,峰-峰相位抖动小于输出信号周期的0.8%,锁相环的锁定时间小于参考频率预分频后信号周期的150倍.
推荐文章
具有锁频/锁频-锁相两种工作模式的CMOS数字锁相环
数字锁相环(DPLL)
锁频(FL)
锁频-锁相(FPL)
一种FPGA实现的全数字锁相环
锁相环
全数字
FPGA
逻辑仿真
基于FPGA实现的一种新型数字锁相环
数字锁相环
FPGA
VHDL
感应加热
CMOS锁相环电路
锁相环
压控振荡器
鉴频鉴相
电荷泵
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种具有自校准功能的CMOS分数数字锁相环
来源期刊 半导体学报 学科 工学
关键词 数字锁相环 相频检测器 自校准 压控振荡器 分数分频
年,卷(期) 2005,(11) 所属期刊栏目 研究论文
研究方向 页码范围 2085-2091
页数 7页 分类号 TN431
字数 1408字 语种 中文
DOI 10.3321/j.issn:0253-4177.2005.11.008
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈建新 北京工业大学光电子实验室 65 441 11.0 17.0
2 刘素娟 北京工业大学光电子实验室 14 43 4.0 5.0
3 杨维明 北京工业大学光电子实验室 14 46 4.0 6.0
4 蔡黎明 3 4 2.0 2.0
5 徐东升 3 4 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (4)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
1996(2)
  • 参考文献(2)
  • 二级参考文献(0)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
数字锁相环
相频检测器
自校准
压控振荡器
分数分频
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
半导体学报(英文版)
月刊
1674-4926
11-5781/TN
大16开
北京912信箱
2-184
1980
eng
出版文献量(篇)
6983
总下载数(次)
8
总被引数(次)
35317
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导