基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了基于超宽带(UWB)通信系统的(2,1,6)卷积码和Viterbi译码基本原理,设计了串行viterbi译码器及各个子模块实现电路,采用Altera公司的Apex20ke系列FPGA来综合实现,完成了Viterbi译码器硬件设计.该设计使用串行结构,回溯算法,占用LEs仅2 195个,与并行译码相比节省了约50%的硬件资源.
推荐文章
一种串行Viterbi译码器的FPGA设计与实现
超宽带
卷积码
Viterbi译码器
回溯
Viterbi译码器的FPGA设计实现与优化
Viterbi译码器
FPGA
ACS模块
高速Viterbi译码器的FPGA实现
卷积码
FPGA
Viterbi译码器
卷积码Viterbi译码器的FPGA设计与实现
卷积码
Viterbi算法
FPGA
VB
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种串行Viterbi译码器的FPGA设计与实现
来源期刊 中国电子科学研究院学报 学科 工学
关键词 超宽带 卷积码 Viterbi译码器 回溯
年,卷(期) 2006,(5) 所属期刊栏目 工程与应用
研究方向 页码范围 450-454
页数 5页 分类号 TN76
字数 2982字 语种 中文
DOI 10.3969/j.issn.1673-5692.2006.05.012
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 余宁梅 西安理工大学电子工程系 97 476 11.0 15.0
2 王韬 西安理工大学电子工程系 4 12 3.0 3.0
3 宋连国 西安理工大学电子工程系 5 32 3.0 5.0
4 刘阳美 西安理工大学电子工程系 3 9 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (11)
参考文献  (4)
节点文献
引证文献  (4)
同被引文献  (3)
二级引证文献  (0)
1992(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(2)
  • 参考文献(2)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(2)
  • 引证文献(2)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
超宽带
卷积码
Viterbi译码器
回溯
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
中国电子科学研究院学报
月刊
1673-5692
11-5401/TN
大16开
北京市海淀区万寿路27号电子大厦电科院学报1313房间
2006
chi
出版文献量(篇)
2345
总下载数(次)
14
总被引数(次)
11602
论文1v1指导