基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
对于全并行Viterbi译码器的设计进行了研究,并最终将用FPGA实现的译码器嵌入到某数字通信系统之中,验证了译码器设计的可靠性,同时所设计的基于FPGA实现的全并行Viterbi译码器适用于高速数据传输的应用场合.
推荐文章
高速VITERBI译码器的研究与设计
Viterbi译码器
进位保存算法
加-比-选
高速
Viterbi译码器的FPGA设计实现与优化
Viterbi译码器
FPGA
ACS模块
一种基于FPGA的Viterbi译码器
数字通信
Viterbi译码器
FPGA
CPLD
基于FPGA的高性能Viterbi译码器的设计
卷积码
Viterbi
加比选单元
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 全并行Viterbi译码器设计
来源期刊 聊城大学学报(自然科学版) 学科 工学
关键词 数字通信 维特比算法 现场可编程门阵列
年,卷(期) 2005,(3) 所属期刊栏目 应用科学研究
研究方向 页码范围 77-79,96
页数 4页 分类号 TP391.9
字数 2460字 语种 中文
DOI 10.3969/j.issn.1672-6634.2005.03.023
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1967(1)
  • 参考文献(1)
  • 二级参考文献(0)
1989(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
数字通信
维特比算法
现场可编程门阵列
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
聊城大学学报(自然科学版)
双月刊
1672-6634
37-1418/N
大16开
山东省聊城市文化路34号
1988
chi
出版文献量(篇)
2314
总下载数(次)
9
总被引数(次)
6322
论文1v1指导