基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了基于超宽带 (UWB) 通信系统的(2,1,6)卷积码和Viterbi 译码基本原理,设计了串行Viterbi 译码器以及各个子模块实现电路,采用Altera公司的Apex20ke系列FPGA来综合实现,完成了Viterbi译码器硬件设计.该设计使用串行结构,回溯算法,占用LEs仅2195个,与并行译码相比节省了约50%的硬件资源.
推荐文章
一种基于FPGA的Viterbi译码器
数字通信
Viterbi译码器
FPGA
CPLD
Viterbi译码器的FPGA设计实现与优化
Viterbi译码器
FPGA
ACS模块
一种基于FPGA的Viterbi译码器优化算法
卷积码
Viterbi算法
优化算法
现场可编程门阵列
一种高速Viterbi译码器的优化设计及Verilog实现
维特比(vitebi)译码器
分支度量
加比选单元
幸存路径存储器
寄存器交换法
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种串行Viterbi译码器的FPGA设计与实现
来源期刊 电子器件 学科 工学
关键词 超宽带 卷积码 Viterbi译码器 回溯
年,卷(期) 2007,(5) 所属期刊栏目
研究方向 页码范围 1890-1893
页数 4页 分类号 TN764
字数 2493字 语种 中文
DOI 10.3969/j.issn.1005-9490.2007.05.091
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 余宁梅 西安理工大学电子工程系 97 476 11.0 15.0
2 王韬 西安理工大学电子工程系 4 12 3.0 3.0
3 宋连国 西安理工大学电子工程系 5 32 3.0 5.0
4 刘阳美 西安理工大学电子工程系 3 9 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (11)
参考文献  (4)
节点文献
引证文献  (3)
同被引文献  (3)
二级引证文献  (0)
1992(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(2)
  • 参考文献(2)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
超宽带
卷积码
Viterbi译码器
回溯
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导