原文服务方: 科技与创新       
摘要:
随着深亚微米集成电路的发展,互连延迟现象对信号完整性、功耗等的影响正在增加.本文讨论了影响互连线延迟的因素,并讨论了从降低信号摆幅、改变开关阈值方面解决延迟、功耗等问题.
推荐文章
集成电路互连线串扰的模型与分析
集成电路
串扰
RC电路模型
峰值估计
集成电路测试系统延迟线性能分析
集成电路测试
延迟线
分辨率
精度
CMOS
超深亚微米集成电路互连线几何变异提取方法
互连线
几何变异提取
可制造性设计
参数成品率
测试结构
某型集成电路模块失效原因分析及对策
集成电路
失效分析
输入输出特性
对策
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 集成电路互连延迟问题的研究及对策
来源期刊 科技与创新 学科
关键词 互连线 延迟 功耗 信号摆幅
年,卷(期) 2006,(32) 所属期刊栏目 PLD CPLD FPGA应用
研究方向 页码范围 209-211
页数 3页 分类号 TN47
字数 语种 中文
DOI 10.3969/j.issn.1008-0570.2006.32.073
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 须文波 江苏无锡市江南大学信息工程学院 9 87 6.0 9.0
2 傅毅 江苏无锡市江南大学信息工程学院 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
互连线
延迟
功耗
信号摆幅
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导