基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
锁相环电路作为一种重要的功能电路在通信、导航、控制、仪器仪表等领域得到了广泛的应用.本文运用最大后验概率估值MAP原理,设计了数字锁相环的数学模型,同时根据模型的组成设计了锁相环电路的各组成模块,编写了相应的VHDL程序,运用MAXPLUS II软件完成了该电路的逻辑输入,系统编译,功能仿真,同时对设计实现过程中应注意的相关问题也作了具体讨论,对实际应用与设计具有指导作用.
推荐文章
基于FPGA的积分型数字锁相环的设计与实现
积分型数字鉴相器
数字锁相环
时钟提取
现场可编程逻辑门阵列
全数字锁相环的设计及分析
全数字锁相环
FPGA
VHDL
数学模型
基于PI控制的全数字锁相环设计
比列积分控制
全数字锁相环
超高速集成电路硬件描述语言
现场可编程门阵列
锁相环的VHDL-AMS建模与仿真分析
VHDL-AMS
锁相环
建模
仿真
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于VHDL的超前-滞后型数字锁相环设计
来源期刊 电子测量技术 学科 工学
关键词 VHDL 数字锁相环 MAX+PLUSⅡ MAP
年,卷(期) 2008,(2) 所属期刊栏目 研究与设计
研究方向 页码范围 17-19
页数 3页 分类号 TN943.3
字数 1349字 语种 中文
DOI 10.3969/j.issn.1002-7300.2008.02.006
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 韩焱 中北大学电子测试技术国家重点实验室 268 1539 18.0 24.0
2 庞存锁 中北大学电子测试技术国家重点实验室 11 79 3.0 8.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (4)
参考文献  (2)
节点文献
引证文献  (9)
同被引文献  (8)
二级引证文献  (9)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(2)
  • 参考文献(2)
  • 二级参考文献(0)
2008(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(3)
  • 引证文献(2)
  • 二级引证文献(1)
2010(3)
  • 引证文献(2)
  • 二级引证文献(1)
2011(3)
  • 引证文献(2)
  • 二级引证文献(1)
2012(1)
  • 引证文献(0)
  • 二级引证文献(1)
2013(2)
  • 引证文献(1)
  • 二级引证文献(1)
2014(2)
  • 引证文献(1)
  • 二级引证文献(1)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
VHDL
数字锁相环
MAX+PLUSⅡ
MAP
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子测量技术
半月刊
1002-7300
11-2175/TN
大16开
北京市东城区北河沿大街79号
2-336
1977
chi
出版文献量(篇)
9342
总下载数(次)
50
总被引数(次)
46785
论文1v1指导