基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在基4的Booth算法得到部分积的基础上,采用了优化后的4:2压缩器的Wallace树对部分积求和,最后用CPA得到最终的和.优化下的并行乘法器比传统的CSA阵列乘法器速度快,且延时小.用Verilog进行了功能描述,并用ISE9.2对其进行了综合.
推荐文章
32位可重构多功能乘法器的设计与实现
乘法器
booth算法
可重构
SIMD
定点符号高速乘法器的设计与FPGA实现
乘法器
FPGA
修正布斯算法
华莱士树
42压缩器
32位单精度浮点乘法器的FPGA实现
浮点乘法器
Booth算法
Wallace树
波形仿真
并行行旁路乘法器的设计与实现
有限状态机
行旁路乘法器
PRB乘法器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 32位无符号并行乘法器的设计与实现
来源期刊 计算机工程与科学 学科 工学
关键词 并行乘法器 Booth算法 4:2压缩器 Wallace树
年,卷(期) 2010,(4) 所属期刊栏目 研究与实现
研究方向 页码范围 122-124
页数 3页 分类号 TP332.2~+2
字数 1757字 语种 中文
DOI 10.3969/j.issn.1007-130X.2010.04.033
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 胡小龙 中南大学信息科学与工程学院 46 337 11.0 16.0
2 颜煦阳 中南大学信息科学与工程学院 1 5 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (3)
参考文献  (2)
节点文献
引证文献  (5)
同被引文献  (4)
二级引证文献  (13)
1951(1)
  • 参考文献(0)
  • 二级参考文献(1)
1964(1)
  • 参考文献(0)
  • 二级参考文献(1)
1994(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(5)
  • 引证文献(5)
  • 二级引证文献(0)
2013(6)
  • 引证文献(0)
  • 二级引证文献(6)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(2)
  • 引证文献(0)
  • 二级引证文献(2)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
并行乘法器
Booth算法
4:2压缩器
Wallace树
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与科学
月刊
1007-130X
43-1258/TP
大16开
湖南省长沙市开福区德雅路109号国防科技大学计算机学院
42-153
1973
chi
出版文献量(篇)
8622
总下载数(次)
11
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导