作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
基于FPGA平台设计并实现了一种五级流水线CPU.它参考MIPS机将指令的执行过程进行抽象,把指令分成取值、译码、执行、访存、写回五级流水处理.首先设计系统级的结构,决定CPU的结构和指令系统.其次对整体结构进行分解,确定模块与模块之间的信号连接,采用VHDL实现CPU.最后通过Debug-controller调试软件对五级流水线CPU进行调试.结果表明了所设计的流水线CPU的有效性.
推荐文章
嵌入式五级流水线CPU核的设计与实现
FPGA
CPU核
数据通路
控制通路
基于FPGA流水线CPU控制器的设计与实现
FPGA
硬布线
流水线
数据相关
旁路
解决CPU流水线冲突技术的设计与实现
MIPS CPU
流水线
数据冲突
数据旁路
分支预测
自主设计精简指令集的流水线 CPU
CPU
RISC
流水线
相关性
汇编器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的五级流水线CPU
来源期刊 计算机系统应用 学科
关键词 VHDL FPGA 流水线CPU
年,卷(期) 2015,(3) 所属期刊栏目 专论·综述
研究方向 页码范围 18-23
页数 6页 分类号
字数 4418字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王绍坤 北京理工大学计算机学院 1 7 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (7)
同被引文献  (1)
二级引证文献  (1)
2015(2)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(2)
  • 二级引证文献(0)
2015(2)
  • 引证文献(2)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(3)
  • 引证文献(2)
  • 二级引证文献(1)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
VHDL
FPGA
流水线CPU
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机系统应用
月刊
1003-3254
11-2854/TP
大16开
北京中关村南四街4号
82-558
1991
chi
出版文献量(篇)
10349
总下载数(次)
20
总被引数(次)
57078
论文1v1指导