基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
由于极化码被指出在二进制离散无记忆信道中具有实现其极限容量的理论性能,近年来极化码在通信领域的贡献日渐凸显.极化码的译码系统可采用软件或者硬件方式实现,其中使用软件方式时译码效率受限于CPU的串行处理模式,因此在具有并行工作模式的FPGA上进行极化码的译码实现对于通信系统来说具有非常大的意义.首先介绍了极化码的SCL译码算法;然后针对该算法进行优化从而提高译码效率,以及针对该算法在FPGA上的实现进行了定点量化的改进;最后对译码器进行硬件仿真,以及在FPGA上进行了实现与性能分析.实验结果表明该译码器在码长为512时译码最高频率为143.988MHz,吞吐率为28.79 Mb/s.
推荐文章
基于FPGA的极化码半平行CA-SCL译码器设计
极化码
CA-SCL译码器
半平行结构
FPGA
基于SOVA算法的Turbo译码器的设计与优化
SOVA算法
Turbo译码器
硬件设计
优化
高效LDPC译码器的优化与FPGA实现
准循环LDPC码
Turbo译码消息传播
离散密度进化
分层消息处理单元
P消息循环存储器
一种基于FPGA的Viterbi译码器优化算法
卷积码
Viterbi算法
优化算法
现场可编程门阵列
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的SCL译码算法优化与设计
来源期刊 电子技术应用 学科 工学
关键词 极化码 FPGA SCL译码 定点量化
年,卷(期) 2018,(12) 所属期刊栏目 微电子技术
研究方向 页码范围 1-4,8
页数 5页 分类号 TN911.2
字数 3336字 语种 中文
DOI 10.16157/j.issn.0258-7998.181295
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 何小海 四川大学电子信息学院 395 2334 21.0 30.0
2 滕奇志 四川大学电子信息学院 198 900 14.0 21.0
3 卿粼波 四川大学电子信息学院 181 565 11.0 15.0
4 廖海鹏 四川大学电子信息学院 2 1 1.0 1.0
5 邓媛媛 四川大学电子信息学院 7 4 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (12)
共引文献  (2)
参考文献  (6)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1948(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(2)
  • 参考文献(1)
  • 二级参考文献(1)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(2)
  • 参考文献(1)
  • 二级参考文献(1)
2014(2)
  • 参考文献(1)
  • 二级参考文献(1)
2015(5)
  • 参考文献(0)
  • 二级参考文献(5)
2016(2)
  • 参考文献(0)
  • 二级参考文献(2)
2017(2)
  • 参考文献(2)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
极化码
FPGA
SCL译码
定点量化
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子技术应用
月刊
0258-7998
11-2305/TN
大16开
北京海淀区清华东路25号
2-889
1975
chi
出版文献量(篇)
11134
总下载数(次)
28
总被引数(次)
66888
论文1v1指导