基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
【正】 Y2000-62169-8 0020109在日本的大学和超大规模集成电路设计教育中心(VDEC)的大规模逻辑集成电路的标准设计流程=Standard design flows of logic LSIs in vapanese universi-ties and VDEC[会,英]/Ikeda,M.& Asasa,K.//Pro-ceedings of the 1999 International Conference on Micro-electronic Systems Eduction(MSE’99).-8~9(YP)VDEC 是一种 VLSI 设计教育的 COE。它主要涵盖了三个功能:(1)提供 VLSI 设计的教育信息;(2)提供 CAD 软件工具;(3)支持实现 VLSI 芯片。它将用于解答用户问题及邮件。现在,有一半麻烦和问题似乎是关于初学者的,最要紧的是建立 VDEC 标准设计流程,并且为第一次进行设计的人员提供文件或手册以便于他们能进行自我的培训。
推荐文章
大规模集成电路测试程序质量控制方法研究
集成电路
集成电路测试程序
开发过程
影响要素
评审
大规模集成电路的高低温测试技术
高低温测试
热流系统
温度建立时间
国外超大规模集成电路的生产状况
超大规模集成电路
武器装备
发展对策
主流产品
CMOS集成电路的ESD设计技术
互补金属氧化物半导体
集成电路
静电放电
技术
设计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 各种规模集成电路
来源期刊 电子科技文摘 学科 工学
关键词 超大规模集成电路设计 设计流程 逻辑集成电路 设计教育 软件工具 教育中心 教育信息 初学者 芯片 微电子学
年,卷(期) 2000,(12) 所属期刊栏目
研究方向 页码范围 36-37
页数 2页 分类号 TN
字数 语种
DOI
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2000(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
超大规模集成电路设计
设计流程
逻辑集成电路
设计教育
软件工具
教育中心
教育信息
初学者
芯片
微电子学
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子科技文摘
月刊
1009-0851
11-4388/TN
16开
1999
chi
出版文献量(篇)
10413
总下载数(次)
1
总被引数(次)
71
论文1v1指导