基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
文章描述了一个基准频率为32 768 Hz的锁相环频率合成器的设计.该频率合成器有1250、1 500、2 000、2 500、3 000等5个倍频选择.电路设计基于1st Silicon 2.5 V 0.25 μm CMOS工艺.Cadence Artist Analog仿真显示,该电路可以实现快速锁定,且具有较小的相位抖动.文章研究和总结了频率合成器系统参数的设计理论,对其各个子电路进行了结构优化,并且按MPW流片要求,进行了版图的布局设计.
推荐文章
基于锁相环的频率合成器的设计
锁相环
压控振荡器
滤波器
分频器lCD4046
基于锁相环的频率合成器的设计
锁相环
压控振荡器
滤波器
分频器lCD4046
基于CDCE913锁相环频率合成器的设计
锁相环
频率合成器
CDCE913
频率源
锁相环频率合成器相位噪声改善方法研究
频率合成器
锁相环
相位噪声
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种多倍频选择的高倍频锁相环频率合成器
来源期刊 微电子学 学科 工学
关键词 混合信号集成电路 频率合成器 锁相环 CMOS
年,卷(期) 2005,(4) 所属期刊栏目 技术报告
研究方向 页码范围 424-427
页数 4页 分类号 TN432
字数 2992字 语种 中文
DOI 10.3969/j.issn.1004-3365.2005.04.025
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 蒋叶强 武汉大学电气工程学院 4 12 2.0 3.0
2 熊元新 武汉大学电气工程学院 54 467 10.0 20.0
3 司龙 武汉大学电气工程学院 5 42 3.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (7)
同被引文献  (2)
二级引证文献  (0)
1996(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(3)
  • 引证文献(3)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
混合信号集成电路
频率合成器
锁相环
CMOS
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学
双月刊
1004-3365
50-1090/TN
大16开
重庆市南坪花园路14号24所
1971
chi
出版文献量(篇)
3955
总下载数(次)
20
总被引数(次)
21140
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
论文1v1指导