基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
设计了一种3.3 V 9位50 MS/s CMOS流水线A/D转换器.该A/D转换器电路采用1.5位/级,8级流水线结构.相邻级交替工作,各级产生的数据汇总至数字纠错电路,经数字纠错电路输出9位数字值.仿真结果表明,A/D转换器的输出有效位数(ENOB)为8.712位,信噪比(SNR)为54.624 dB,INL小于1 LSB,DNL小于0.6 LSB,芯片面积0.37 mm2,功耗仅为82 mW.
推荐文章
一种12位50MS/sCMOS流水线A/D转换器
A/D转换器
流水线结构
时间常数匹配
数字校正
9位100 MSPS流水线结构A/D转换器的设计
流水线结构
A/D转换器
采样保持电路
Cadence Spectre
一种低功耗14位10MS/s流水线A/D转换器
模数转换器
去除采样保持电路
RC时间常数匹配
运放共享
低功耗
10-bit 10Ms/S流水线A/D转换器的设计
模数转换器
流水线
互补型金属氧化物半导体
低功耗
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种3.3 V 9位50 MS/s CMOS流水线A/D转换器
来源期刊 微电子学 学科 工学
关键词 A/D转换器 流水线结构 放大器 比较器
年,卷(期) 2006,(5) 所属期刊栏目 技术报告
研究方向 页码范围 651-654,658
页数 5页 分类号 TN79+2|TN432
字数 2662字 语种 中文
DOI 10.3969/j.issn.1004-3365.2006.05.029
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈勇 电子科技大学微电子与固体电子学院 66 345 9.0 15.0
2 秦玲 电子科技大学微电子与固体电子学院 2 6 2.0 2.0
3 刘敬波 2 6 2.0 2.0
4 王韧 电子科技大学微电子与固体电子学院 2 12 2.0 2.0
5 赵建民 电子科技大学微电子与固体电子学院 1 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (4)
参考文献  (2)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
1982(1)
  • 参考文献(0)
  • 二级参考文献(1)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(1)
  • 二级参考文献(0)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(2)
  • 参考文献(0)
  • 二级参考文献(2)
2004(4)
  • 参考文献(0)
  • 二级参考文献(4)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
A/D转换器
流水线结构
放大器
比较器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学
双月刊
1004-3365
50-1090/TN
大16开
重庆市南坪花园路14号24所
1971
chi
出版文献量(篇)
3955
总下载数(次)
20
总被引数(次)
21140
论文1v1指导