基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
传统的多输入浮点乘法运算是通过级联二输入浮点乘法器来实现的,这种结构不可避免地使运算时延和所需逻辑资源成倍增加,从而难以满足高速数字信号处理的需求.本文提出了一种适合于在FPGA上实现的浮点数据格式和可以在三级流水线内完成的一种高效的多输入浮点乘法器结构,并给出了在Xilinx公司Virtex系列芯片上的测试数据.
推荐文章
32位单精度浮点乘法器的FPGA实现
浮点乘法器
Booth算法
Wallace树
波形仿真
基于FPGA的高速流水线浮点乘法器设计
FPGA
布思算法
部分积压缩
流水线
浮点乘法器
一种高效双精度浮点乘法器
基4Booth编码
双精度浮点数
浮点乘法器
并行结构
流水线结构
Wallace树
基于FPGA的高速双精度浮点乘法器设计
基4Booth编码
双精度浮点数
浮点乘法器
并行结构
流水线结构
Wallace树
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高效结构的多输入浮点乘法器在FPGA上的实现
来源期刊 计算机工程与应用 学科 工学
关键词 浮点乘法器 多输入 FPGA 高效算法
年,卷(期) 2006,(10) 所属期刊栏目 产品、研发、测试
研究方向 页码范围 103-104
页数 2页 分类号 TP311
字数 1538字 语种 中文
DOI 10.3321/j.issn:1002-8331.2006.10.031
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 杜勇 国防科学技术大学电子科学与工程学院 4 116 4.0 4.0
2 朱亮 国防科学技术大学电子科学与工程学院 2 10 2.0 2.0
3 韩方景 国防科学技术大学电子科学与工程学院 20 176 5.0 13.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (6)
共引文献  (11)
参考文献  (2)
节点文献
引证文献  (5)
同被引文献  (1)
二级引证文献  (16)
1973(1)
  • 参考文献(0)
  • 二级参考文献(1)
1990(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(2)
  • 引证文献(2)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(4)
  • 引证文献(1)
  • 二级引证文献(3)
2010(6)
  • 引证文献(0)
  • 二级引证文献(6)
2011(4)
  • 引证文献(1)
  • 二级引证文献(3)
2012(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
浮点乘法器
多输入
FPGA
高效算法
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与应用
半月刊
1002-8331
11-2127/TP
大16开
北京619信箱26分箱
82-605
1964
chi
出版文献量(篇)
39068
总下载数(次)
102
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导