基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
该文介绍了两种Viterbi译码器回溯译码算法,通过对这两种算法硬件实现结构上的优化,给出了这两种算法的FPGA实现方法,比较了两种实现方法的优缺点.最后将其应用在实际的Viterbi译码器设计上,验证了算法实现的正确性.
推荐文章
基于Xilinx FPGA的高速Viterbi回溯译码器
Viterbi
回溯译码
FPGA
双端口BlockRam
基带芯片中Viterbi译码器的研究与实现
卷积码
Viterbi译码器
路径度量值
回溯信息
Viterbi译码器的FPGA设计实现与优化
Viterbi译码器
FPGA
ACS模块
IEEE802.11a下Viterbi译码器仿真与实现
维特比
判决方式
回溯长度
全并行
基四算法
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 Viterbi译码器回溯算法实现研究
来源期刊 电子与信息学报 学科 工学
关键词 Viterbi译码 回溯算法 FPGA
年,卷(期) 2007,(2) 所属期刊栏目 论文
研究方向 页码范围 278-282
页数 5页 分类号 TN911.22
字数 4731字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王建新 南京理工大学电光学院 70 784 16.0 25.0
2 于贵智 南京理工大学电光学院 2 17 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (14)
同被引文献  (11)
二级引证文献  (7)
1967(1)
  • 参考文献(1)
  • 二级参考文献(0)
1992(1)
  • 参考文献(1)
  • 二级参考文献(0)
1993(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(3)
  • 引证文献(3)
  • 二级引证文献(0)
2013(2)
  • 引证文献(2)
  • 二级引证文献(0)
2014(2)
  • 引证文献(2)
  • 二级引证文献(0)
2016(3)
  • 引证文献(3)
  • 二级引证文献(0)
2017(3)
  • 引证文献(1)
  • 二级引证文献(2)
2018(3)
  • 引证文献(0)
  • 二级引证文献(3)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
Viterbi译码
回溯算法
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子与信息学报
月刊
1009-5896
11-4494/TN
大16开
北京市北四环西路19号
2-179
1979
chi
出版文献量(篇)
9870
总下载数(次)
11
总被引数(次)
95911
论文1v1指导