基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
高性能浮点加法器是现代微处理器中的重要部件,是实时图像处理和数字信号处理的核心,同时也是微处理器数据处理的关键路径,其完成一次加法操作的周期基本决定了微处理器的主频.本文介绍了一种高速浮点加法器的优化设计,它通过采用基于Two-Path算法的错位并行改进算法;在前导零预测电路设计中采用并行预测;尾数的54位CLA加法器中采用Nand门来代替以前CLA中常用的NOT门和and门等一系列的改进措施,从而提高了浮点加法器的速度,使得加法运算由传统的5周期变成3周期,经仿真验证后,加法器的频率能达到350 MHz.经仿真验证后,采用逻辑门比传统的浮点加法算法节省了23%.
推荐文章
一种高速浮点加法器的设计实现
浮点加法器
进位链
优化
一种快速浮点加法器的设计与优化方法
浮点加法器
PN编码
四舍五入
并行前缀加法器
快速浮点加法器设计研究
混合加法器
LOPV电路
浮点加法器的VHDL算法设计
加法器
算法
结构映射
进位链路
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种高速浮点加法器的优化设计
来源期刊 电子测量技术 学科 工学
关键词 浮点加法器 Two-Path算法 错位并行 Nand 前导零
年,卷(期) 2008,(11) 所属期刊栏目 研究与设计
研究方向 页码范围 4-8
页数 5页 分类号 TN431.2
字数 3621字 语种 中文
DOI 10.3969/j.issn.1002-7300.2008.11.002
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王波 中国科学技术大学物理系微电子学教研室 103 761 14.0 24.0
2 金西 中国科学技术大学物理系微电子学教研室 17 87 4.0 9.0
3 冯为 中国科学技术大学物理系微电子学教研室 3 10 2.0 3.0
4 孙一 中国科学技术大学物理系微电子学教研室 3 10 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (6)
共引文献  (10)
参考文献  (5)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1996(2)
  • 参考文献(0)
  • 二级参考文献(2)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(2)
  • 参考文献(0)
  • 二级参考文献(2)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(2)
  • 参考文献(2)
  • 二级参考文献(0)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
浮点加法器
Two-Path算法
错位并行
Nand
前导零
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子测量技术
半月刊
1002-7300
11-2175/TN
大16开
北京市东城区北河沿大街79号
2-336
1977
chi
出版文献量(篇)
9342
总下载数(次)
50
论文1v1指导