基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
设计了一个并行结构双精度浮点矩阵乘法器以提高矩阵乘法的计算性能,并在Xilinx Virtex-4 SX55现场可编程门阵列(FPGA)上完成了方案的实现.乘法器中的处理单元采用阵列结构,在单个FPGA芯片中可集成25个处理单元,峰值计算性能达到3 000 MFLOPS.针对工程实际中大量存在的包含稀疏矩阵的乘法问题,增加了预处理模块以避免零元素块参与计算,从而缩短了计算时间.通过对不同维数的稠密矩阵乘法以及稀疏矩阵乘法实验结果的分析,证实了本设计达到了较高的计算性能.
推荐文章
基于FPGA的高速双精度浮点乘法器设计
基4Booth编码
双精度浮点数
浮点乘法器
并行结构
流水线结构
Wallace树
基于快速舍入的双精度浮点乘法器的设计
浮点乘法
乘法器
快速舍入
32位单精度浮点乘法器的FPGA实现
浮点乘法器
Booth算法
Wallace树
波形仿真
一种高效双精度浮点乘法器
基4Booth编码
双精度浮点数
浮点乘法器
并行结构
流水线结构
Wallace树
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的实时双精度浮点矩阵乘法器设计
来源期刊 浙江大学学报(工学版) 学科 工学
关键词 矩阵乘法 现场可编程门阵列 双精度浮点矩阵 并行结构 稀疏矩阵
年,卷(期) 2008,(9) 所属期刊栏目 自动化技术、计算机技术
研究方向 页码范围 1611-1615
页数 5页 分类号 TP332.2
字数 3900字 语种 中文
DOI 10.3785/j.issn.1008-973X.2008.09.027
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈耀武 浙江大学数字技术及仪器研究所 135 1037 16.0 26.0
2 周凡 浙江大学数字技术及仪器研究所 39 279 8.0 16.0
3 田翔 浙江大学数字技术及仪器研究所 27 124 6.0 11.0
4 陈耀 3 60 3.0 3.0
5 刘莉 2 43 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (29)
同被引文献  (19)
二级引证文献  (85)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(2)
  • 引证文献(2)
  • 二级引证文献(0)
2012(20)
  • 引证文献(8)
  • 二级引证文献(12)
2013(14)
  • 引证文献(5)
  • 二级引证文献(9)
2014(11)
  • 引证文献(2)
  • 二级引证文献(9)
2015(12)
  • 引证文献(5)
  • 二级引证文献(7)
2016(13)
  • 引证文献(0)
  • 二级引证文献(13)
2017(13)
  • 引证文献(3)
  • 二级引证文献(10)
2018(11)
  • 引证文献(1)
  • 二级引证文献(10)
2019(11)
  • 引证文献(3)
  • 二级引证文献(8)
2020(7)
  • 引证文献(0)
  • 二级引证文献(7)
研究主题发展历程
节点文献
矩阵乘法
现场可编程门阵列
双精度浮点矩阵
并行结构
稀疏矩阵
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
浙江大学学报(工学版)
月刊
1008-973X
33-1245/T
大16开
杭州市浙大路38号
32-40
1956
chi
出版文献量(篇)
6865
总下载数(次)
6
总被引数(次)
81907
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导