作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
算术逻辑部件(ALU)是整个微控制单元(MCU)运算的核心,相当于人类的大脑.ALU的运算性能直接影响整个MCU运行的效率.一般简易MCU的内核只需进行加、减、逻辑运算等,不涉及到乘除,针对此特点设计了一种简易的加法电路,并在FPGA下进行仿真验证,仿真结果达到了设计要求,该ALU部分能根据不同的使能信号实现加、减、逻辑与或非以及数据传输功能.
推荐文章
一种快速浮点加法器的设计与优化方法
浮点加法器
PN编码
四舍五入
并行前缀加法器
一种自定时的前置进位加法器设计
加法器
自定时
多米诺
前置进位
一种高速浮点加法器的设计实现
浮点加法器
进位链
优化
一种基于复制码和汉明码的容错加法器
软错误
容错设计
汉明码
复制码
冗余设计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种简易MCU的加法器设计方法
来源期刊 信息与电子工程 学科 工学
关键词 微控制单元 算术逻辑部件 全加器 进位电路
年,卷(期) 2011,(4) 所属期刊栏目 微光机电与物理电子技术
研究方向 页码范围 507-509,514
页数 分类号 TN402
字数 1917字 语种 中文
DOI 10.3969/j.issn.1672-2892.2011.04.024
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张恒 苏州经贸职业技术学院机电系 12 14 2.0 3.0
2 江猛 5 4 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (3)
参考文献  (3)
节点文献
引证文献  (1)
同被引文献  (1)
二级引证文献  (0)
1956(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(4)
  • 参考文献(1)
  • 二级参考文献(3)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
微控制单元
算术逻辑部件
全加器
进位电路
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
太赫兹科学与电子信息学报
双月刊
2095-4980
51-1746/TN
大16开
四川绵阳919信箱532分箱
62-241
2003
chi
出版文献量(篇)
3051
总下载数(次)
7
总被引数(次)
11167
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导