基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对基于SRT算法的单精度浮点除法器进行优化设计,采用VHDL语言,在FPGA上实现了单精度浮点除法器的设计,并结合飞速转换法对除法器的关键部分进行时间延时的改善,具有高精度性以及较宽的运算范围,可以满足自适应语音编码的要求.最后,使用NC-sim和Maxplus2仿真软件进行仿真,使用Synplify进行逻辑综合,达到优化设计的预期效果.
推荐文章
单精度浮点加法器的FPGA实现
IEEE754
单精度浮点
加法运算
FPGA
高性能单精度除法器的实现
单精度
流水线
除法器
查表法
32位单精度浮点乘法器的FPGA实现
浮点乘法器
Booth算法
Wallace树
波形仿真
除法器设计与面积优化
除法器
SRT
面积
优化
数字 IC 设计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 单精度浮点除法器的优化设计与仿真
来源期刊 电工文摘 学科 工学
关键词 飞速转换法 优化设计 除法器 SRT算法 单精度浮点
年,卷(期) 2012,(2) 所属期刊栏目 技术交流
研究方向 页码范围 50-52
页数 分类号 TP332.22
字数 2235字 语种 中文
DOI 10.3969/j.issn.1673-8845.2012.02.012
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 汪小志 中国地质大学江城学院机电学部 6 9 2.0 3.0
2 高珍冉 西南林业大学计算机与信息学院 6 14 2.0 3.0
3 刘志刚 1 4 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (4)
同被引文献  (4)
二级引证文献  (2)
1996(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(3)
  • 引证文献(3)
  • 二级引证文献(0)
2016(2)
  • 引证文献(1)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
飞速转换法
优化设计
除法器
SRT算法
单精度浮点
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电气技术与经济
双月刊
2096-4978
10-1539/TM
大16开
北京丰台区南西四环路188号12区30号楼
80-694
1981
chi
出版文献量(篇)
1756
总下载数(次)
2
总被引数(次)
2383
论文1v1指导