基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了满足下一代视频压缩标准HEVC中定义的四种不同长度DCT变换的要求,提出了一种灵活的DCT变换的VLSI架构.从DCT系数矩阵分解算法推导出可用于不同长度的一维DCT变换的硬件架构,在保持数据吞吐量不变的情况下,能够支持4,8,16,32点等不同长度的DCT变换.采用130 nm工艺库综合后,得到电路的最高工作频率为131 MHz,能够支持HEVC标准的4 k(4 096×2 048)高清视频进行60帧每秒的编码处理.
推荐文章
基于 HEVC的 IDCT变换的 VLSI设计与实现
HEVC
IDCT
VLSI
奇偶分离累加
低I/O带宽
基于流水的HEVC IDCT/IDST模块VLSI设计
视频编码
HEVC
IDCT
VLSI
二维DCT算法及其精简的VLSI设计
DCT
VLSI
乘法器
精简
基于CUDA的DCT快速变换实现方法
图形处理器
离散余弦交换
并行计算
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于HEVC的多长度DCT变换的VLSI设计
来源期刊 微电子学 学科 工学
关键词 HEVC 整数DCT VLSI 视频编码
年,卷(期) 2015,(1) 所属期刊栏目 模型与算法
研究方向 页码范围 100-103
页数 分类号 TN492
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘一清 华东师范大学信息学院 23 51 4.0 6.0
2 杨启洲 华东师范大学信息学院 1 4 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (4)
节点文献
引证文献  (4)
同被引文献  (10)
二级引证文献  (4)
1974(1)
  • 参考文献(1)
  • 二级参考文献(0)
1977(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(2)
  • 引证文献(1)
  • 二级引证文献(1)
2019(3)
  • 引证文献(0)
  • 二级引证文献(3)
研究主题发展历程
节点文献
HEVC
整数DCT
VLSI
视频编码
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学
双月刊
1004-3365
50-1090/TN
大16开
重庆市南坪花园路14号24所
1971
chi
出版文献量(篇)
3955
总下载数(次)
20
论文1v1指导