基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
商业计算、金融分析等领域对高精度计算的需求对硬件十进制运算提出了越来越高的要求.已有的全冗余十进制乘法器由于全冗余加法器的结构复杂,已经给其性能的提升造成了瓶颈.本文优化设计了基于超载十进制数集(Overloaded Decimal Digit Set,ODDS)的全冗余ODDS加法器以降低其复杂度,并设计了一种新的基于该加法器的十进制压缩树模块.本文在部分积产生模块采用有符号的基-10 编码和冗余的二-十进制( Binary Coded Decimal, BCD)编码快速产生十进制部分积.在最终积产生模块采用优化的编码转换电路快速产生BCD-8421乘积.实验结果显示所设计的并行全冗余十进制乘法器速度较快、面积较小.
推荐文章
54位高速冗余二进制乘法器的设计
冗余二进制乘法器
布斯编码
部分积
并行前缀加法器
并行行旁路乘法器的设计与实现
有限状态机
行旁路乘法器
PRB乘法器
采用Booth算法的16×16并行乘法器设计
乘法器
Booth算法
Wallace树
超前进位加法器
基于CSD编码的16位并行乘法器的设计
乘法器
CSD编码
Wallace树
超前进位加法器
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高性能并行全冗余十进制乘法器的设计
来源期刊 电子学报 学科 工学
关键词 乘法器 十进制运算 BCD编码 冗余编码 全冗余加法器 编码转换
年,卷(期) 2018,(6) 所属期刊栏目 科研通信
研究方向 页码范围 1519-1523
页数 5页 分类号 TN492
字数 2848字 语种 中文
DOI 10.3969/j.issn.0372-2112.2018.06.036
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张柳 南京航空航天大学电子信息工程学院 2 5 1.0 2.0
2 崔晓平 南京航空航天大学电子信息工程学院 11 33 4.0 5.0
3 董文雯 南京航空航天大学电子信息工程学院 2 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (11)
节点文献
引证文献  (1)
同被引文献  (7)
二级引证文献  (0)
1973(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(2)
  • 参考文献(2)
  • 二级参考文献(0)
2009(2)
  • 参考文献(2)
  • 二级参考文献(0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
乘法器
十进制运算
BCD编码
冗余编码
全冗余加法器
编码转换
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子学报
月刊
0372-2112
11-2087/TN
大16开
北京165信箱
2-891
1962
chi
出版文献量(篇)
11181
总下载数(次)
11
总被引数(次)
206555
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
论文1v1指导