作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
FOWLP的各种专利工法约有十多种,然而总市占率并不很大从2010到2015年六年后全球量产值亦仅2亿美元左右全新SiP大型精密载板的兴起,可用以做成各式高阶大型模块而成为另一类商品,而且商机还十分可观。5.3晶圆级封装Wafer Level Package(WLP)一家不见经传的小公司FliP Chip Tedinologies,LLC.在2001年9月取得U.S.Pat.6,287,893B1成为WLP方面的头号专利,开启了业界不用载板而在完工的晶圆(Wafer)上,针对每个“已知良好的芯片”(KGD,Known Good Die)直接进行后段的封装工程。
推荐文章
基于TSV技术的CIS芯片晶圆级封装工艺研究
3DIC
CIS
TSV
晶圆级封装工艺流程
化学镀
镍滋生
晶圆级封装中玻璃晶圆介电常数的提取
介电常数
玻璃
晶圆级封装
毫米波
谐振环
再布线
晶圆片级芯片规模封装技术(WLCSP)
芯片规模封装
晶圆片级芯片规模封装
发展前景
单晶硅晶圆晶向的精确标定方法
微机电系统
体硅工艺
晶向
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 横空而出的扇出式晶圆级封装
来源期刊 印制电路资讯 学科 工学
关键词 晶圆级封装 扇出 FLIP CHIP SiP WLP KGD 专利
年,卷(期) 2019,(1) 所属期刊栏目
研究方向 页码范围 108-115
页数 8页 分类号 TN305.94
字数 语种
DOI
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2019(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
晶圆级封装
扇出
FLIP
CHIP
SiP
WLP
KGD
专利
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
印制电路资讯
双月刊
2070-8467
广东省深圳市南山区南山大道1088号南园
出版文献量(篇)
7384
总下载数(次)
15
总被引数(次)
0
论文1v1指导