基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
通过对PLL和DLL相位抖动的比较,结合DLL倍频器的结构特点,得出了一个有用的公式,这个公式可以用于在PLL和DLL两种结构中选择出一个最佳方案,使得在使用CMOS工艺实现频率合成器时能够得到最佳的功耗和相位抖动的折衷.对于倍频系数很大的倍频器宜采用基于PLL的结构,这样可以消耗较少的功率;而对于较小的倍频系数的倍频器要采用基于DLL的结构,这样相位抖动特性将非常优良.
推荐文章
输入输出调谐的低相位噪声CMOS压控振荡器
压控振荡器
输入输出调谐
互补型交叉耦合对
相位噪声
低抖动高线性压控振荡器设计与仿真分析
锁相环
压控振荡器
浮空电容
相位噪声
ICP源MOSFET射频振荡器
ICP
MOSFET
射频振荡器
等离子体
低相位噪声压控振荡器的设计及仿真
压控振荡器
Cadence
SpectreRF
相位噪声
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 对基于DLL和PLL的射频CMOS振荡器的相位抖动比较
来源期刊 半导体学报 学科 工学
关键词 相位抖动 PLL 延时锁相环 频率合成器 射频CMOS收发器 本振 压控延时线 压控振荡器
年,卷(期) 2001,(10) 所属期刊栏目 研究快报
研究方向 页码范围 1246-1249
页数 4页 分类号 TN752
字数 951字 语种 中文
DOI 10.3321/j.issn:0253-4177.2001.10.004
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 仇玉林 中国科学院微电子中心 54 383 10.0 17.0
2 李金城 中国科学院微电子中心 2 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2003(1)
  • 引证文献(1)
  • 二级引证文献(0)
2005(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
相位抖动
PLL
延时锁相环
频率合成器
射频CMOS收发器
本振
压控延时线
压控振荡器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
半导体学报(英文版)
月刊
1674-4926
11-5781/TN
大16开
北京912信箱
2-184
1980
eng
出版文献量(篇)
6983
总下载数(次)
8
总被引数(次)
35317
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导