基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在宽带CDMA(Code Division Multiple Access码分多址)系统中,卷积码约束长度(K=9)较大,译码时延要求较高,如何实现时延短、译码复杂度低、译码存储量少的Viterbi译码器成为新的课题.本文提出了适合FPGA(Field Programmable Gate Array现场可编程门阵列)实现的Viterbi路径度量存储器的存储分裂、最优状态的截短回溯、路径信息循环存储等新颖技术,使Viterbi算法既达到了CDMA系统的性能要求,又具有译码时延短、译码存储量少的优点.最后给出了用FPGA实现的Viterbi译码器的实测性能.
推荐文章
Viterbi译码器的FPGA设计实现与优化
Viterbi译码器
FPGA
ACS模块
卷积码Viterbi译码器的FPGA设计与实现
卷积码
Viterbi算法
FPGA
VB
基于FPGA的高速Viterbi译码器优化设计和实现
卷积码
Viterbi译码
ACS预计算
FPGA
基于FPGA的卷积码Viterbi译码器性能研究
卷积码
Viterbi译码
VHDL
幸存路径
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 宽带CDMA系统Viterbi译码器FPGA实现研究
来源期刊 宁波大学学报(理工版) 学科 工学
关键词 宽带CDMA 卷积码 Viterbi FPGA
年,卷(期) 2004,(3) 所属期刊栏目 论文
研究方向 页码范围 329-331
页数 3页 分类号 TN929
字数 1776字 语种 中文
DOI 10.3969/j.issn.1001-5132.2004.03.018
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 励金祥 宁波大学信息科学与工程学院 28 74 5.0 6.0
2 何加铭 宁波大学信息科学与工程学院 105 467 11.0 15.0
3 胡乾苗 宁波大学信息科学与工程学院 12 16 2.0 3.0
4 林剑辉 宁波大学信息科学与工程学院 8 16 2.0 3.0
5 陈晓明 宁波大学信息科学与工程学院 6 35 3.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
宽带CDMA
卷积码
Viterbi
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
宁波大学学报(理工版)
双月刊
1001-5132
33-1134/N
大16开
浙江宁波市江北区风华路818号
1988
chi
出版文献量(篇)
2636
总下载数(次)
7
总被引数(次)
10731
论文1v1指导