原文服务方: 微电子学与计算机       
摘要:
提出了一种采用软硬件协同工作的方式来实现MIPS CPU CORE的可测性设计(DFT方案.硬件全兼容IEEE1149.1(JTAG)标准,支持单步、断点(6个),内部关键寄存器的查看,并具有可扩充性;软件采用GUI编程开发,达到可视化DEBUG.本设计对于减少CPU开发的测试成本,提高开发效率,以及CPU测试DFT策略的经验积累,都有着一定的意义.
推荐文章
一种兼容IEEE1149.1接口的模拟电压监测器的应用
模拟电压监测器
边界扫描测试
可测试性设计
内建自测试
IEEE 1149.1测试存取口与器件可测性同步的实现
测试存取口
可测性设计
标准
基于IEEE1149.1标准的边界扫描控制器的设计
IEEE1149.1标准
边界扫描控制器
SOPC
NiosⅡ处理器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 全兼容IEEE1149.1的MIPS CPU CORE可测性设计
来源期刊 微电子学与计算机 学科
关键词 可测性设计 软硬件协同设计 JTAG
年,卷(期) 2004,(7) 所属期刊栏目
研究方向 页码范围 6-9
页数 4页 分类号 TP391
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2004.07.002
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 程君侠 复旦大学专用集成电路与系统国家重点实验室 32 310 9.0 17.0
2 陆正毅 复旦大学专用集成电路与系统国家重点实验室 1 6 1.0 1.0
3 孙承绶 复旦大学专用集成电路与系统国家重点实验室 18 85 6.0 9.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (6)
同被引文献  (8)
二级引证文献  (122)
1995(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2005(1)
  • 引证文献(1)
  • 二级引证文献(0)
2006(4)
  • 引证文献(0)
  • 二级引证文献(4)
2007(4)
  • 引证文献(0)
  • 二级引证文献(4)
2008(7)
  • 引证文献(1)
  • 二级引证文献(6)
2009(10)
  • 引证文献(3)
  • 二级引证文献(7)
2010(5)
  • 引证文献(0)
  • 二级引证文献(5)
2011(13)
  • 引证文献(0)
  • 二级引证文献(13)
2012(11)
  • 引证文献(1)
  • 二级引证文献(10)
2013(14)
  • 引证文献(0)
  • 二级引证文献(14)
2014(14)
  • 引证文献(0)
  • 二级引证文献(14)
2015(16)
  • 引证文献(0)
  • 二级引证文献(16)
2016(9)
  • 引证文献(0)
  • 二级引证文献(9)
2017(9)
  • 引证文献(0)
  • 二级引证文献(9)
2018(7)
  • 引证文献(0)
  • 二级引证文献(7)
2019(3)
  • 引证文献(0)
  • 二级引证文献(3)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
可测性设计
软硬件协同设计
JTAG
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
相关基金
国家高技术研究发展计划(863计划)
英文译名:The National High Technology Research and Development Program of China
官方网址:http://www.863.org.cn
项目类型:重点项目
学科类型:信息技术
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导