基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
讨论了3种常用的浮点加法算法,并在VirtexII系列FPGA上实现了LOP算法.实验结果表明在FPGA上可以实现快速浮点加法器,最高速度可达152MHz,资源占用也在合理的范围内.
推荐文章
单精度浮点加法器的FPGA实现
IEEE754
单精度浮点
加法运算
FPGA
快速浮点加法器设计研究
混合加法器
LOPV电路
基于FPGA的32位浮点加法器的设计
浮点加法器
TI
流水线
LOD
基于FPGA的快速加法器的设计与实现
加法器
进位
FPGA
Verilog HDL
流水线
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 快速浮点加法器的FPGA实现
来源期刊 计算机工程 学科 工学
关键词 浮点加法器 移位器 前导1预测 FPGA
年,卷(期) 2005,(16) 所属期刊栏目 开发研究与设计技术
研究方向 页码范围 202-204
页数 3页 分类号 TP302
字数 2527字 语种 中文
DOI 10.3969/j.issn.1000-3428.2005.16.076
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (2)
参考文献  (2)
节点文献
引证文献  (20)
同被引文献  (7)
二级引证文献  (36)
1999(2)
  • 参考文献(1)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(3)
  • 引证文献(3)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(6)
  • 引证文献(5)
  • 二级引证文献(1)
2009(7)
  • 引证文献(3)
  • 二级引证文献(4)
2010(9)
  • 引证文献(3)
  • 二级引证文献(6)
2011(6)
  • 引证文献(1)
  • 二级引证文献(5)
2013(6)
  • 引证文献(1)
  • 二级引证文献(5)
2014(11)
  • 引证文献(2)
  • 二级引证文献(9)
2016(3)
  • 引证文献(1)
  • 二级引证文献(2)
2017(3)
  • 引证文献(0)
  • 二级引证文献(3)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
浮点加法器
移位器
前导1预测
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
总被引数(次)
317027
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导