基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
对FFT处理器提出了一种采用扫描的内建自测试方案.该方案充分利用FFT结构上的规则性,采用扫描的可测性设计,不需要对处理器内部基本功能单元作任何更改,且测试序列生成和响应压缩都可通过对已有功能模块如累加器的复用来完成.通过将系统已有流水线寄存器构成扫描链且通过扫描链的可重构,不仅进一步简化了测试设计要求,而且减少了硬件成本和系统性能占用,同时还具有测试向量少、故障覆盖率高的优点.
推荐文章
一种组合电路内建自测试的改进方法
伪随机测试序列
内建白测试
D算法
Flash存储器的内建自测试设计
flash存储器
故障模型
内建自测试
一种嵌入式存储器内建自测试电路设计
嵌入式存储器
SRAM
线性反馈移位寄存器(LFSR)
内建自测试
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 FFT处理器的一种扫描内建自测试方案
来源期刊 仪器仪表学报 学科 工学
关键词 内建自测试 可测性设计 FFT处理器 扫描测试
年,卷(期) 2008,(2) 所属期刊栏目 学术论文
研究方向 页码范围 299-303
页数 5页 分类号 TN407
字数 2548字 语种 中文
DOI 10.3321/j.issn:0254-3087.2008.02.014
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 谢永乐 电子科技大学自动化工程学院 73 549 12.0 20.0
2 陈光(禹) 电子科技大学自动化工程学院 12 251 6.0 12.0
3 杨德才 电子科技大学自动化工程学院 13 39 4.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (7)
共引文献  (6)
参考文献  (4)
节点文献
引证文献  (4)
同被引文献  (13)
二级引证文献  (22)
1965(1)
  • 参考文献(0)
  • 二级参考文献(1)
1983(1)
  • 参考文献(0)
  • 二级参考文献(1)
1988(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(3)
  • 参考文献(1)
  • 二级参考文献(2)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(2)
  • 参考文献(1)
  • 二级参考文献(1)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(2)
  • 引证文献(2)
  • 二级引证文献(0)
2011(3)
  • 引证文献(1)
  • 二级引证文献(2)
2012(4)
  • 引证文献(0)
  • 二级引证文献(4)
2013(6)
  • 引证文献(0)
  • 二级引证文献(6)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(2)
  • 引证文献(0)
  • 二级引证文献(2)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(3)
  • 引证文献(0)
  • 二级引证文献(3)
2019(2)
  • 引证文献(0)
  • 二级引证文献(2)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
内建自测试
可测性设计
FFT处理器
扫描测试
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
仪器仪表学报
月刊
0254-3087
11-2179/TH
大16开
北京市东城区北河沿大街79号
2-369
1980
chi
出版文献量(篇)
12507
总下载数(次)
27
总被引数(次)
146776
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
论文1v1指导