基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了降低Viterbi译码器的硬件复杂度,对其结构特点进行了研究.通过分析卷积码的特点,对支路度量单元进行了优化,使每次所计算的支路度量值从16个减少到4个.使用灵活快速的回溯算法实现了回溯参数可配置;用同一个硬件结构实现了对CCSDS标准中的多码率删余卷积码的译码.优化结构与传统串并结构相比,译码速度相同,硬件资源可节省60%;与传统串行结构相比,硬件资源基本相同,译码速度达到了串行结构的8倍.
推荐文章
Viterbi译码器的FPGA设计实现与优化
Viterbi译码器
FPGA
ACS模块
高性能多标准可配置Viterbi译码器设计与验证
Viterbi译码器
滑窗流水技术
多项式任意配置
UVM验证方法学
异或延迟
移动终端
一种高速Viterbi译码器的优化设计及Verilog实现
维特比(vitebi)译码器
分支度量
加比选单元
幸存路径存储器
寄存器交换法
基于FPGA的高性能Viterbi译码器的设计
卷积码
Viterbi
加比选单元
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 多码率串并Viterbi译码器优化设计
来源期刊 中国空间科学技术 学科 工学
关键词 卷积码 串并结构 多码率 维特比译码器 优化设计
年,卷(期) 2011,(3) 所属期刊栏目 技术交流
研究方向 页码范围 56-61,70
页数 分类号 TN764
字数 4521字 语种 中文
DOI 10.3780/j.issn.1000-758X.2011.03.009
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘荣科 北京航空航天大学电子信息工程学院 79 339 9.0 14.0
2 赵岭 北京航空航天大学电子信息工程学院 28 199 7.0 14.0
3 王闰昕 北京航空航天大学电子信息工程学院 3 19 1.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (13)
参考文献  (7)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1993(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(3)
  • 参考文献(3)
  • 二级参考文献(0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
卷积码
串并结构
多码率
维特比译码器
优化设计
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
中国空间科学技术
双月刊
1000-758X
11-1859/V
大16开
北京市9622信箱
1981
chi
出版文献量(篇)
1605
总下载数(次)
4
总被引数(次)
10592
论文1v1指导