基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
编写Verilog程序对32×32高性能乘法器的结构算法进行验证.为提高乘法器的性能,采用CSA和4-2压缩器相结合的改进Wallace树结构进行部分积压缩;采用速度快、面积小的传输门逻辑设计Booth2编码电路和压缩电路;运用欧拉路径法设计优化部分积产生电路;采用基4 Kogge-Stone树算法基于启发式欧拉路径法设计优化64位超前进位加法器.该乘法器全定制设计采用SMIC0.18 μm 1P4M CMOS工艺,版图面积0.17941mm2,在大量测试码中最坏情况完成一次乘法运算时间为3.252 ns.
推荐文章
32×32乘法器的一种设计
CSA加法器
乘法器
Booth算法
选择进位
基于FPGA的32位并行乘法器的设计与实现
乘法器
现场可编程逻辑门阵列
硬件描述语言
Booth算法
一种高性能乘法器生成器的设计
并行乘法器
全定制
改进的Booth编码
Wallace Tree
部分积压缩
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 32×32高性能乘法器的全定制设计
来源期刊 福州大学学报(自然科学版) 学科 工学
关键词 高性能乘法器 压缩器 传输门逻辑 欧拉路径法
年,卷(期) 2012,(5) 所属期刊栏目
研究方向 页码范围 602-608
页数 7页 分类号 TN492
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 何明华 63 217 7.0 13.0
2 王仁平 30 33 3.0 4.0
3 魏榕山 37 39 3.0 4.0
4 陈群超 11 20 2.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (12)
共引文献  (8)
参考文献  (5)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2000(3)
  • 参考文献(2)
  • 二级参考文献(1)
2001(3)
  • 参考文献(1)
  • 二级参考文献(2)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(3)
  • 参考文献(0)
  • 二级参考文献(3)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
高性能乘法器
压缩器
传输门逻辑
欧拉路径法
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
福州大学学报(自然科学版)
双月刊
1000-2243
35-1117/N
大16开
福建省福州市大学新区学园路2号
34-27
1961
chi
出版文献量(篇)
4219
总下载数(次)
6
总被引数(次)
24665
相关基金
福建省自然科学基金
英文译名:Natural Science Foundation of Fujian Province of China
官方网址:http://www.fjinfo.gov.cn/fz/zrjj.htm
项目类型:重大项目
学科类型:
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导