基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
除法器是数字信号处理领域中最基本也是最复杂的运算单元.目前除法器的设计多采用迭代算法实现,实时性很差.为了提高除法器的实时性,文章基于线性逼近算法和ROM查找表相结合的方式,提出一种数字复数除法器的实现方法.相对于传统的数字除法器,它不但资源少,计算速度快,而且还可以根据修改ROM的数值精度来满足不同的性能要求,灵括性很高,在数字信号处理领域有广泛的应用和推广价值.
推荐文章
基于FPGA的32位循环型除法器设计
Verilog HDL
FPGA
循环
除法器
基于加减交替法除法器的FPGA设计与实现
FPGA
除法器
移位寄存器
加减交替法
基于CORDIC算法的复数除法器FPGA实现
CORDIC算法
除法器
FPGA
数字信号处理
基于FPGA的除法器设计
FPGA
除法器
移位、比较以及减法
2的指数幂
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的除法器设计
来源期刊 计算机与数字工程 学科 工学
关键词 FPGA 除法器 线性逼近 查找表
年,卷(期) 2012,(5) 所属期刊栏目 工程实践
研究方向 页码范围 130-132
页数 分类号 TP332.2
字数 3207字 语种 中文
DOI 10.3969/j.issn.1672-9722.2012.05.044
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 罗瑜 陕西中医学院基础医学院 16 28 4.0 4.0
2 王钟斐 宝鸡文理学院数学系 28 104 5.0 9.0
3 贾晓云 陕西科技大学电气与信息工程学院 3 19 3.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (13)
共引文献  (24)
参考文献  (6)
节点文献
引证文献  (6)
同被引文献  (1)
二级引证文献  (2)
2003(3)
  • 参考文献(0)
  • 二级参考文献(3)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(5)
  • 参考文献(1)
  • 二级参考文献(4)
2007(3)
  • 参考文献(0)
  • 二级参考文献(3)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(3)
  • 参考文献(1)
  • 二级参考文献(2)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(2)
  • 参考文献(2)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(2)
  • 引证文献(2)
  • 二级引证文献(0)
2014(3)
  • 引证文献(2)
  • 二级引证文献(1)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
FPGA
除法器
线性逼近
查找表
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机与数字工程
月刊
1672-9722
42-1372/TP
大16开
武汉市东湖新技术开发区凤凰产业园藏龙北路1号
1973
chi
出版文献量(篇)
9945
总下载数(次)
28
总被引数(次)
47579
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导