基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出了一种数字后台校准算法,用于校准时间交织模数转换器(Time-Interleaved Analog-to-Digital Converter,TIADC)的时间失配误差.该算法是基于对输入信号统计的思想,在后台通过分析输入信号的统计特性获得误差信息,再反馈到多相时钟产生器,形成反馈环路,达到校准的目的.该算法硬件消耗小,对输入信号的频率没有限制,可以扩展到任意通道数.对于一个8通道12位TIADC,当输入信号频率fin/fs=0.487时,MATLAB仿真结果表明,采用该算法校准后,SNR从校准前的33.8 dB提高到74.0 dB,证明了该校准算法的有效性.
推荐文章
超高速时间交织ADC通道失配后台校准算法
后台校准
TIADC
失调失配
增益失配
时钟失配
一种时间交织 ADC的时间失配后台校准算法
数字信号处理
时间交织ADC
自适应校正
时间失配校正
farrow结构滤波器
基于FPGA的超高速时间交织ADC后台校准技术
时间交织模数转换器(TI-ADC)
校准技术
统计近似
反馈调节
基于 Simulink 的后台数字校正流水线 ADC 行为级建模
Simulink
行为级建模
流水线型 ADC
参考 ADC
LMS 自适应滤波器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 时间交织ADC时间失配后台数字校准算法
来源期刊 微电子学 学科 工学
关键词 数字后台校准 时间交织模数转换器 时间失配
年,卷(期) 2016,(4) 所属期刊栏目 模型与算法
研究方向 页码范围 542-546
页数 分类号 TN79+2
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 尹勇生 合肥工业大学微电子设计研究所 46 284 10.0 14.0
2 邓红辉 合肥工业大学微电子设计研究所 38 139 6.0 10.0
3 陈红梅 合肥工业大学微电子设计研究所 17 74 5.0 8.0
4 刘言言 合肥工业大学微电子设计研究所 1 5 1.0 1.0
5 王玉莹 合肥工业大学微电子设计研究所 2 9 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (6)
共引文献  (3)
参考文献  (6)
节点文献
引证文献  (5)
同被引文献  (8)
二级引证文献  (0)
1983(1)
  • 参考文献(0)
  • 二级参考文献(1)
1990(1)
  • 参考文献(0)
  • 二级参考文献(1)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(2)
  • 参考文献(2)
  • 二级参考文献(0)
2016(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(3)
  • 引证文献(3)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
数字后台校准
时间交织模数转换器
时间失配
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学
双月刊
1004-3365
50-1090/TN
大16开
重庆市南坪花园路14号24所
1971
chi
出版文献量(篇)
3955
总下载数(次)
20
总被引数(次)
21140
论文1v1指导