基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
采用SMIC 0.18 μm CMOS工艺,设计了一种应用于高速ADC的采样保持电路.运用大信号建模分析方法,针对采样保持电路中的缓冲器,引入一个PMOS管构成类Cascode结构,以消除二级效应对线性度的影响.同时,增加了一条低阈值NMOS管构成的电流通路来减小整个电路的寄生电容,进而提高缓冲器的线性度.仿真结果表明,该采样保持电路在1 GHz采样频率以内均可达到9位以上的有效位数.当采样频率为500 MHz时,该电路的SFDR为79.76 dB,ENOB为12.02 bit,THD为-85.33 dB,功耗约为26.8 mW.
推荐文章
一种采用双采样技术的高性能采样保持电路
采样保持
双采样技术
栅压自举开关
运算放大器
一种基于米勒电容的采样/保持电路
CMOS
采样
保持电路
模拟数字转换器(A/D)
米勒反馈
一种10位100MHz采样/保持电路的设计
采样保持
全差分结构
运算放大器
一种低功耗的13位100 MS/s采样保持电路
流水线ADC
采样保持电路
栅压自举开关
增益自举运算放大器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种高速高线性度采样保持电路
来源期刊 微电子学 学科 工学
关键词 源极跟随器 采样保持电路 谐波失真 线性度
年,卷(期) 2018,(2) 所属期刊栏目 电路与系统设计
研究方向 页码范围 183-188
页数 6页 分类号 TN432
字数 语种 中文
DOI 10.13911/j.cnki.1004-3365.170288
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 段吉海 桂林电子科技大学广西精密导航技术与应用重点实验室 87 272 7.0 11.0
2 韦保林 桂林电子科技大学广西精密导航技术与应用重点实验室 47 97 4.0 7.0
3 徐卫林 桂林电子科技大学广西精密导航技术与应用重点实验室 55 133 5.0 9.0
4 洪喆颖 桂林电子科技大学广西精密导航技术与应用重点实验室 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (1)
参考文献  (7)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(2)
  • 参考文献(1)
  • 二级参考文献(1)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
源极跟随器
采样保持电路
谐波失真
线性度
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学
双月刊
1004-3365
50-1090/TN
大16开
重庆市南坪花园路14号24所
1971
chi
出版文献量(篇)
3955
总下载数(次)
20
总被引数(次)
21140
论文1v1指导