基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
基于65 nm CMOS工艺,提出了一种能将差分时钟信号驱动到传输线上并且能将全摆幅差分时钟信号转换为低摆幅差分时钟信号的驱动电路.该时钟驱动电路改善了传统驱动电路无法补偿传输线的高频衰减且结构复杂的问题.采用Spectre软件对电路进行了仿真验证.仿真结果表明,所有工艺角下,温度在-40℃~125℃、电压在1.08~1.32 V范围变化时,该时钟驱动电路可将1 GHz工作频率的时钟信号转换为占空比为50%的低摆幅信号,该低摆幅信号在接收端可恢复为所需的轨到轨差分信号.该时钟驱动电路具有较好的高频传输特性.
推荐文章
一种基于高频时钟产生电路的DLL的研究
锁相环
延迟锁相环
压控延迟线
鉴相器
电荷泵
倍频器
一种新型混合信号时钟延时锁定环电路设计
延时锁定环(DLL)
电荷泵
数字鉴相器
压控延时线(VCDL)
一种具有野值预剔除的TTE时钟补偿算法
TTE
时钟补偿
最小二乘法
拉依达准则
一种IGBT驱动电路的设计
IGBT
M57962L
驱动电路
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种可补偿高频衰减的差分时钟驱动电路
来源期刊 微电子学 学科 工学
关键词 差分时钟驱动器 低摆幅 高频衰减
年,卷(期) 2018,(4) 所属期刊栏目 电路与系统设计
研究方向 页码范围 448-451,457
页数 5页 分类号 TN432
字数 语种 中文
DOI 10.13911/j.cnki.1004-3365.170457
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 郭玮 1 1 1.0 1.0
2 王小波 1 1 1.0 1.0
3 于冬 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (7)
共引文献  (2)
参考文献  (3)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(3)
  • 参考文献(1)
  • 二级参考文献(2)
2011(5)
  • 参考文献(1)
  • 二级参考文献(4)
2016(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
差分时钟驱动器
低摆幅
高频衰减
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学
双月刊
1004-3365
50-1090/TN
大16开
重庆市南坪花园路14号24所
1971
chi
出版文献量(篇)
3955
总下载数(次)
20
总被引数(次)
21140
论文1v1指导